電工學下冊復習提綱(共3頁)_第1頁
電工學下冊復習提綱(共3頁)_第2頁
電工學下冊復習提綱(共3頁)_第3頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、精選優質文檔-傾情為你奉上電工學下冊復習提綱9.1.1 本征半導體就是完全純凈的具有晶體結構的半導體。在外電場作用下,形成電子電流和空穴電流。9.1.2 N型半導體:自由電子是多數載流子,而空穴是少數載流子。P型半導體:空穴是多數載流子,而自由電子是少數載流子。9.1.3 PN結及其單相導電性:當在PN結上加正向電壓, PN結形成較大的正向電流。PN結呈現低阻,處于導通狀態。當在PN結上加反向電壓, PN結形成很小的反向電流。PN結呈現高阻,處于截止狀態。9.2.1 二極管有點接觸型、面接觸型和平面型三類。1) 點接觸型二極管,結面積小,通過電流小,但高頻性能好。一般適用于高頻和小功率的工作也

2、用作數字電路中的開關元件。2) 面接觸型二極管,結面積大,可通過大電流。一般用作整流。3) 平面型二極管,可作大功率整流管和數字電路中的開關管。9.2.2 二極管的主要參數:最大整流電流OM;反向工作峰值電壓URWM;反向峰值電流RM。9.3.1 穩壓管的正常工作狀態必須滿足的條件:(1)必須加反向電壓,且反向電壓的大小必須大于穩壓管的穩壓值UZ。(2)必須串聯限流電阻,其值要使穩壓管的電流小于穩壓管的最大穩定電流IZM。9.3.2 穩壓二極管的主要參數: 穩定電壓UZ;電壓穩定系數U;動態電阻rz;穩定電流IZ;最大允許耗散功率PZM;9.4.1 晶體管有NPN型和PNP型之分。晶體管可分成

3、三個區:發射區,基區,集電區。構成兩個PN結:發射結,集電極。9.4.2 晶體管的三種工作狀態:放大狀態、飽和狀態、截止狀態。放大狀態:發射結必須正向偏置,集電結必須反向偏置。飽和狀態:發射結處于正向偏置,集電結也處于正向偏置。截止狀態: 發射結處于反向偏置,集電結也處于反向偏置。9.4.3 晶體管輸出特性的四個區域:放大區、飽和區、截止區、過損區。9.4.4 晶體管的質量參數:電流放大系數、集基極反向截止電流ICBO、 集射極反向截止電流ICEO 。9.4.5 晶體管的極限參數:集電極最大允許電流ICM、集射極反向擊穿電壓U(BR)CEO、集電極最大允許耗散功率PCM。9.5.1 光電器件:

4、發光二極管、光電二極管、光電晶體管。10.1.1 共發射極放大電路的組成,各元件(晶體管,集電極電源電壓,集電極電阻,偏置電阻,耦合電容)的作用。信號源和負載電阻是放大電路的外部元件。10.2.1 放大電路中電壓和電流的符號意義:字母和下標的大小寫的意義。10.2.2 掌握交流放大電路的直流通道,確定靜態工作點。10.2.3 掌握交流放大電路的交流通道,晶體管的微變等效電路,交流放大電路的微變等效電路,計算晶體管的輸入電阻rbe,放大電路的電壓放大倍數,輸入電阻,輸出電阻。電路元件參數的變化對輸入電阻rbe,放大電路的電壓放大倍數,輸入電阻,輸出電阻的影響。10.2.4 放大電路的非線性失真,

5、飽和失真,截止失真與晶體管工作點的關系。10.3.1 分壓式偏置放大電路,能穩定靜態點。10.3.2工作點穩定的物理過程: VB不變 溫度T IC VE UBE IB IC10.3.3 分壓式偏置放大電路,靜態和動態的分析,根據放大電路的微變等效電路,計算晶體管的輸入電阻rbe,放大電路的電壓放大倍數,輸入電阻,輸出電阻。10.4.1射極輸出器的主要特點是:電壓放大倍數接近1;輸出電壓與輸入電壓同相;(又射極跟隨器);輸入電阻高;輸出電阻低。10.4.2輸入電阻高,常作多級放大電路的輸入級;輸出電阻低,常作多級放大電路的輸出級,提高放大電路的帶載能力。10.4.3 射極輸出器的靜態和動態分析。

6、10.6.1 電壓放大與功率放大的區別:電壓放大:晶體管工作在小信號狀態,其功能是輸出足夠大的電壓,并保證電壓不失真。功率放大:晶體管工作在大信號狀態,其要求是輸出足夠大的功率。 10.6.2對功率放大電路的基本要求(1)在不失真的情況下能輸出盡可能大的功率。(2)考慮信號的失真及晶體管的安全問題。晶體管工作的動態范圍大,工作在晶體管特性曲線的非線性區。晶體管在極限狀態下工作,要考慮到晶體管的極限參數(PCM,ICM,U(BR)CEO),保證晶體管的安全,避免熱擊穿而損壞。(3)由于功率較大,就要求提高效率。即提高負載得到的交流信號功率與電源供給的直流功率之比。10.6.3 功率放大電路的三種

7、工作狀態。靜態工作點的特點。(1)甲類工作狀態 (2)甲乙類工作狀態 (3)乙類工作狀態10.6.4功率放大電路有三種工作狀態,設置不同的靜態工作點的目的是提高電路的效率。10.6.5交越失真:它屬于非線性失真。它是兩個晶體管交替導通或截止時,輸入特性的死區引起的。 10.6.6 OTL電路和OCL電路的區別是:OTL單電源,大電容輸出信號;OCL正負電源,輸出信號不用大電容。11.1.1集成運算放大器的電路組成:輸入級、中間級、輸出級和偏置電路。11.1.2理想運算放大器的條件:1) 開環電壓放大倍數Auo 。2) 差模輸入電阻 rid 。3) 開環輸出電阻 ro 0 。4) 共模抑制比 K

8、CMRR 差模電壓放大倍數與共模電壓放大倍數之比11.1.3傳輸特性:描述輸出電壓與輸入電壓相互關系的特性曲線。11.2.1正負反饋的判別:(1)看出信號從放大電路輸入端到輸出端的路徑和反饋信號由輸出端回到輸入端的路徑。(2)掌握信號經過元件或器件后,電路各點信號的對地極性,即瞬時極性。(3)在輸入回路中看凈輸入電壓的變化:凈輸入增大,為正反饋;凈輸入減小為負反饋。11.2.2 根據反饋電路與基本放大電路在輸入端和輸出端連接方式的不同,負反饋可分為四種類型:串聯電壓負反饋;并聯電壓負反饋;串聯電流負反饋;并聯電流負反饋。11.2.3 從電路連接形式判斷電路負反饋的類型的方法:(1)反饋電路直接

9、從輸出端引出的,是電壓負反饋;從負載電阻RL的近“地”端引出的,是電流負反饋。(2)輸入信號和反饋信號分別加在兩個輸入端(同相端和反相端)上的,串聯反饋;輸入信號和反饋信號都加在同一個輸入端(同相端或反相端)上的,是并聯反饋。(3)反饋信號使凈輸入信號減小的,是負反饋。11.2.4 負反饋對放大電路工作性能的影響0. 放大電路的電壓放大倍數減小,即閉環電壓放大倍數小于開環電壓放大倍數。Af = A / |1+AF|。當|A|·|F|1時,|Af|1/|F|。1. 提高放大電路的穩定性2. 改善波形失真3. 對放大電路輸入電阻和輸出電阻的影響:串聯負反饋,輸入電阻增加;并聯負反饋輸入電

10、阻減小。電壓負反饋,輸出電阻減?。浑娏髫摲答?,輸出電阻增加。11.3.1 比例運算:1. 反相輸入:u- =0,i =0; 2. 同相輸入: u-u+。11.3.2加法運算:反相輸入11.3.3 減法運算:差動輸入:u- =u+11.3.4積分運算, 微分運算:反相輸入。11.3.5 多級運算放大器的分析。逐級進行分析。11.4.1電壓比較器:輸出電壓和輸入電壓之間波形的關系。畫波形圖。11.4.2 過零比較器:同相輸入和反相輸入兩種方式對輸出波形有何影響。畫波形圖。12.1.1單相全波整流電壓的平均值為 UO = 0.9 U 。12.1.2單相全波橋式整流電路好半波整流電路,截止管所承受的最

11、高反向電壓就是電源電壓的最大值,URM =2U。單相全波整流電路,截止管所承受的最高反向電壓就是電源電壓的最大值,URM=22U。12.1.3負載工作電流,IO =UO/RL12.1.4二極管的平均電流,ID= IO/2 12.2.1 電容濾波器一般應用于輸出電壓較高,負載電流較小,且變動較小的場合。12.2.2 具有LC濾波器的整流電路適用于電流較大、要求輸出電壓脈動很小的場合,用于高頻時更為合適。12.3.1 穩壓管穩壓電路 1. 交流電源電壓的波動的穩壓過程: 2.電源電壓不變,負載電流變化的穩壓過程: UI UO IZ UR IO UO IZ UR UO UO12.3.2 集成穩壓電源

12、,輸出正電壓的電路圖,輸出負電壓的電路圖的區別12.3.3 可調輸出電壓的集成穩壓電源,其輸出電壓的調節范圍的計算。13.0.1 模擬電路:電路中的電信號是隨時間連續變化的模擬信號。13.0.2 數字電路:電路中的電信號是不連續變化的數字信號(也稱脈沖信號)。13.1.1基本的邏輯門電路:與門、或門和非門。13.1.2 與門電路:邏輯變量全1出1,有0出013.1.3或門電路:邏輯變量有1出1,全0出013.1.4 與非門電路:邏輯變量全1出0,有0出113.1.5 或非門電路:邏輯變量全0出1,有1出013.1.5 掌握上述門電路的電路符號、邏輯函數表達式、邏輯狀態表、波形圖的表示方法。13

13、.1.6 作波形圖時,根據輸入波形的電平變化劃分區間,然后邏輯關系確定邏輯函數在各區間的電平高低(1或0)。13.2.1三態輸出的與非門電路,它的輸出端除出現高電平和低電平外,還可以出現第三種狀態:高阻態。13.2.2控制端 E=1時,三態門的輸出狀態決定于輸入端A、B的狀態,實現與非邏輯關系。電路處于工作狀態。控制端E=0時,三態門輸出端開路,處于高阻狀態。13.2.3計算機的總線有三態門組成。總線是指一根導線上能輪流傳輸不同信號。 13.4.1 邏輯代數:邏輯代數運算法則-9條;交換律;結合律;分配律;吸收率;反演律。13.4.2分析組合邏輯電路的步驟:已知邏輯圖-寫出邏輯式-化簡或變換邏輯式-列出邏輯狀態表-分析邏輯功能。13.4.3設計組合邏輯電路的步驟:已知邏輯要求-列出邏輯狀態表-寫出邏輯式-化簡或變換-邏輯式-畫出邏輯圖。14.0.1組合邏輯電路:它的輸出變量狀態完全由當時的輸入變量的組合狀態來決定,而與原來狀態無關。組合電路不具有記憶功能。門電路是組合邏輯電路的基本單元。14.0.2時序邏輯電路:它的輸出狀態不僅決定于當時的輸入狀態,而且還與電路的原來狀態有關。時序電路具有記憶功能。觸發器是時序電路的基本單元,也可有門電路。14.

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論