計算機組成原理模擬題及答案_第1頁
計算機組成原理模擬題及答案_第2頁
計算機組成原理模擬題及答案_第3頁
已閱讀5頁,還剩27頁未讀, 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、電腦組成原理試題一選擇題共 20 分,每題 1 分 1零地址運算指令在指令格式中不給出操作數地址,它的操作數來自_C_。A 立即數和棧頂;B 暫存器;C.棧頂和次棧頂;D 累加器。2. _C可區分存儲單元中存放的是指令還是數據。A 存儲器;B 運算器;C.控制器;D .用戶。3 所謂三總線結構的電腦是指 B_。A 地址線、數據線和控制線三組傳輸線。B I/O總線、主存總統和 DMA總線三組傳輸線;CI/O 總線、主存總線和系統總線三組傳輸線;D 設備總線、主存總線和控制總線三組傳輸線.。4某電腦字長是 32位,它的存儲容量是 256KB ,按字編址,它的尋址范圍是 _B A 128K ;B64

2、K ;C 64KB ;D 128KB 。5主機與設備傳送數據時,采用 ,主機與設備是串行工作的。A 程序查詢方式;B 中斷方式;CDMA 方式;D 通道。6在整數定點機中,下述第A 原碼和反碼不能表示B 三種機器數均可表示C三種機器數均可表示D 三種機器數均不可表示_B種說法是正確的。- 1,補碼可以表示 - 1;-1;-1,且三種機器數的表示范圍相同; -1。7變址尋址方式中,操作數的有效地址是_CA 基址存放器內容加上形式地址位移量B 程序計數器內容加上形式地址;C.變址存放器內容加上形式地址;D 以上都不對。8向量中斷是 _CA 外設提出中斷;B 由硬件形成中斷效勞程序入口地址;C.由硬

3、件形成向量地址,再由向量地址找到中斷效勞程序入口地址 D .以上都不對。9一個節拍信號的寬度是指 _C。A 指令周期;B 機器周期;C 時鐘周期;D 存儲周期。10.將微程序存儲在 EPROM中的控制器是靜態微程序控制器。A .靜態微程序; B 毫微程序;C.動態微程序;D .微程序。11 隱指令是指 _D_。A .操作數隱含在操作碼中的指令;B 在一個機器周期里完成全部操作的指令;C.指令系統中已有的指令;D 指令系統中沒有的指令。12 當用一個16位的二進制數表示浮點數時,以下方案中第 種最好。A.階碼取4位含階符1 位,尾數取12位含數符1 位;B.階碼取5 位含階符1 位,尾數取11

4、位含數符1 位;C.階碼取8位含階符1 位,尾數取8 位含數符1 位;D.階碼取6位含階符1 位,尾數取12位含數符1 位。13. DMA方式。A 既然能用于高速外圍設備的信息傳送,也就能代替中斷方式;B 不能取代中斷方式;C.也能向CPU請求中斷處理數據傳送;D .內無中斷機制。14 在中斷周期中,由將允許中斷觸發器置“ 0 。A 關中斷指令;B 機器指令;C.開中斷指令;D 中斷隱指令。15 在單總線結構的 CPU中,連接在總線上的多個部件 。A .某一時刻只有一個可以向總線發送數據,并且只有一個可以從總線接收數據; B 某一時刻只有一個可以向總線發送數據,但可以有多個同時從總線接收數據;

5、 C 可以有多個同時向總線發送數據,并且可以有多個同時從總線接收數據; D 可以有多個同時向總線發送數據,但可以有一個同時從總線接收數據。16 三種集中式總線控制中, 方式對電路故障最敏感。A .鏈式查詢;B .計數器定時查詢;C.獨立請求;D .以上都不對。17. 一個16KX8位的存儲器,其地址線和數據線的總和是 。A. 48;B. 46;C. 17;D. 22.18在間址周期中,。A .所有指令的間址操作都是相同的;B 但凡存儲器間接尋址的指令,它們的操作都是相同的;C .對于存儲器間接尋址或存放器間接尋址的指令,它們的操作是不同的; D .以上都不對。19 .下述說法中是正確的。A .

6、 EPROM是可改寫的,因而也是隨機存儲器的一種;B . EPROM是可改寫的,但它不能用作為隨機存儲器用;C. EPROM只能改寫一次,故不能作為隨機存儲器用;D . EPROM是可改寫的,但它能用作為隨機存儲器用。20.打印機的分類方法很多,假設按能否打印漢字來區分,可分為。A .并行式打印機和串行式打印機;B .擊打式打印機和非擊打式打印機;C.點陣式打印機和活字式打印機; D .激光打印機和噴墨打印機。二、填空共20分,每空1分1. 設浮點數階碼為 8位含1位階符,尾數為24位含1位數符,貝U 32位二進制補碼浮點規格化數對應的十進制真值范圍是:最大正數為 ,最小正數為,最大負數為 ,

7、最小負數為 。2. 指令尋址的根本方式有兩種,一種是 尋址方式,其指令地址由 給出,另一種是 尋址方式,其指令地址由 給出。3. 在一個有四個過程段的浮點加法器流水線中,假設四個過程段的時間分別是 T1 = 60ns、T2 = 50ns、T3 = 90ns、T4 = 80ns。那么加法器流水線的時鐘周期至少為 。如果采用同樣的邏輯電路,但不是流水線方式,那么浮點加法所需的時間為。4. 一個浮點數,當其尾數右移時,欲使其值不變,階碼必須。尾數右移1位,階碼。5. 存儲器由 m m= 1, 2, 4, 8個模塊組成,每個模塊有自己的 和存放器,假設存儲器采用 編址,存儲器帶寬可增加到原來 的倍。6

8、. 按序寫出多重中斷的中斷效勞程序包括 、和中斷返回幾局部。三、名詞解釋共10分,每題2分1. 微操作命令和微操作2 快速緩沖存儲器3基址尋址4流水線中的多發技術5.指令字長四、計算題5分設機器數字長為8位含1位符號位,設A= , B = 13,計算A B補,并復原成6432真值。五、簡答題共20分1異步通信與同步通信的主要區別是什么,說明通信雙方如何聯絡。4分2為什么外圍設備要通過接口與CPU相連?接口有哪些功能? 6分六、問答題共15分1設CPU中各部件及其相互連接關系如以下列圖所示。圖中W是寫控制標志,R是讀控制標志,R1和R2是暫存器。8分1假設要求在取指周期由 ALU完成PC+1 P

9、C的操作即ALU可以對它的一個 源操作數完成加1的運算。要求以最少的節拍寫出取指周期全部微操作命令及節拍安排。2寫出指令ADD # a#為立即尋址特征,隱含的操作數在ACC中在執行階段所需的微操作命令及節拍安排。2. DMA接口主要由哪些部件組成?在數據交換過程中它應完成哪些功能?畫出DMA工作過程的流程圖不包括預處理和后處理七、設計題10分設CPU共有16根地址線,8根數據線,并用MREQ作訪存控制信號低電平有效, 用WR作讀寫控制信號高電平為讀,低電平為寫?,F有以下芯片及各種門電路門電路自定,如下列圖。畫出 CPU與存儲器的連接圖,要求:1存儲芯片地址空間分配為:最大4K地址空間為系統程序

10、區,相鄰的4K地址空間為系統程序工作區,最小 16K地址空間為用戶程序區;2指出選用的存儲芯片類型及數量;3詳細畫出片選邏輯。o CSROMPD/ProgrDnDoROM: 2KX 8位 8K 8位 X 32K 8位 XG1Y70G2A£OG 2BCBA丫0RAM: 1KX 4位2K 8位 X 8K 8位 X16K 1位 X4K 4位 X74138譯碼器G1 ,G2a ,G2b為控制端C, B, A為變量控制端丫7丫0為輸出端1主存地址空間分配:6000H67FFH為系統程序區;6800H6BFFH為用戶程序區。2合理選用上述存儲芯片,說明各選幾片?3詳細畫出存儲芯片的片選邏輯圖。電

11、腦組成原理試題答案一一、選擇題共20分,每題1 分1C2C3B4B5A6B7C8C9C10 A11D12 B13B14 D15 B16 A17 D18 C19 B20C二、填空共 20分,每空 1分1AA2127(1-2 23)B2 129C2 128(-2 1-2 23)D-21272A 順序B 程序計數器C 跳躍D指令本身3A90nsB 280ns4. A . A .增加B .加15. A .地址B 數據C 模mDm6 A 保護現場B 開中斷C 設備效勞D 恢復現場三、名詞解釋 共 10 分,每題 2 分 1微操作命令和微操作 答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制

12、實現的最根本操作。 2快速緩沖存儲器 答:快速緩沖存儲器是為了提高訪存速度,在 CPU 和主存之間增設的高速存儲器,它對用 戶是透明的。只要將CPU最近期需用的信息從主存調入緩存,這樣CPU每次只須訪問快速緩存就可到達訪問主存的目的,從而提高了訪存速度。3基址尋址 答:基址尋址有效地址等于形式地址加上基址存放器的內容。4流水線中的多發技術 答:為了提高流水線的性能,設法在一個時鐘周期 機器主頻的倒數 內產生更多條指令的 結果,這就是流水線中的多發技術。5指令字長答:指令字長是指機器指令中二進制代碼的總位數。四、共 5 分計算題 答:A+B補=1.1011110, A+B =-17/64A-B補

13、=1.1000110, A-B = 35/64五、簡答題共 20分1 4 分答:同步通信和異步通信的主要區別是前者有公共時鐘,總線上的所有設備按統一的時序, 統一的傳輸周期進行信息傳輸, 通信雙方按約定好的時序聯絡。 后者沒有公共時鐘, 沒有固 定的傳輸周期, 采用應答方式通信, 具體的聯絡方式有不互鎖、半互鎖和全互鎖三種。 不互 鎖方式通信雙方沒有相互制約關系; 半互鎖方式通信雙方有簡單的制約關系; 全互鎖方式通 信雙方有完全的制約關系。其中全互鎖通信可靠性最高。2 6 分,每寫出一種給 1 分,最多 6 分 答:外圍設備要通過接口與 CPU 相連的原因主要有: 1 一臺機器通常配有多臺外設

14、,它們各自有其設備號地址 ,通過接口可實現對設 備的選擇。 2 I/O 設備種類繁多,速度不一,與CPU 速度相差可能很大,通過接口可實現數據緩沖,到達速度匹配。3I/O設備可能串行傳送數據,而 CPU 般并行傳送,通過接口可實現數據串并格 式轉換。4I/O設備的入/出電平可能與 CPU的入/出電平不同,通過接口可實現電平轉換。5CPU啟動I/O設備工作,要向外設發各種控制信號,通過接口可傳送控制命令。6I/O設備需將其工作狀況“忙、“就緒、“錯誤、“中斷請求等及時報告CPU, 通過接口可監視設備的工作狀態,并保存狀態信息,供CPU查詢??梢姎w納起來,接口應具有選址的功能、 傳送命令的功能、

15、反映設備狀態的功能以及傳 送數據的功能包括緩沖、數據格式及電平的轉換。4. 5分答:(1) 根據IR和MDR均為16位,且采用單字長指令,得出指令字長 16位。根據105 種操作,取操作碼 7位。因允許直接尋址和間接尋址,且有變址存放器和基址存放器,因此取2位尋址特征,能反映四種尋址方式。最后得指令格式為:727OPMAD其中 OP操作碼,可完成105種操作;M 尋址特征,可反映四種尋址方式;AD形式地址。這種格式指令可直接尋址 27 = 128,一次間址的尋址范圍是216 = 65536。(2) 雙字長指令格式如下:727OPMAD1AD2其中 OP、M的含義同上; AD 1 / AD 2為

16、23位形式地址。這種格式指令可直接尋址的范圍為223 = 8M。(3) 容量為8MB的存儲器,MDR為16位,即對應4MX 16位的存儲器。可采用雙字 長指令,直接訪問 4M存儲空間,此時 MAR取22位;也可采用單字長指令,但Rx和Rb取22位,用變址或基址尋址訪問4M存儲空間。六、共15分問答題1. 8分答:1由于(PC) + 1PC需由ALU完成,因此PC的值可作為ALU的一個源操作數, 靠控制ALU做+ 1運算得到(PC) + 1,結果送至與ALU輸出端相連的R2,然后再送至PC。此題的關鍵是要考慮總線沖突的問題,故取指周期的微操作命令及節拍安排如下:To PC MAR , 1FT1

17、M(MAR尸 MDR , (PC)+ 1F 2T2 MD2 IR , OP(IR)-微操作命令形成部件T3 R2 PC2立即尋址的加法指令執行周期的微操作命令及節拍安排如下:To Ad(IR) -R1;立即數 R 1T1 (R1)+(ACC) R 2 ; ACC 通過總線送 ALUT2 R2t ACC;結果 t ACC2. 7分答:DMA接口主要由數據緩沖存放器、主存地址計數器、字計數器、設備 地址存放器、中斷機構和DMA控制邏輯等組成。 在數據交換過程中,DMA接口的功能有:1向CPU提出總線請求信號;2當CPU發出總線響應信號后,接管對總線的控制;3向存儲器發地址信號并能自動修改地址指針;

18、4向存儲器發讀/寫等控制信號,進行數據傳送;5修改字計數器,并根據傳送字數,判斷DMA傳送是否結束;6發DMA結束信號,向CPU申請程序中斷,報告一組數據傳送完畢。DMA工作過程流程如下圖。七、設計題共10分答:1主存地址空間分配。2分A15A11A7Ao11111111111111111111100000000000取大4K2K X 8 位 ROM2片111101111111111111110000000000001110111111111111相鄰4K4K X 4 位 RAM2片111000000000000000000000000000000001111111111111最小16K8K

19、X 8 位 RAM2片2根據00100000000000000011111111111111主存地址空間分配最大4K地址空間為系統程序區,選用 2片2K X 8位ROM芯片;1分相鄰的4K地址空間為系統程序工作區,選用2片4K X 4位RAM芯片;1分最小16K地址空間為用戶程序區,選用2片8K X 8位RAM芯片。1分3存儲芯片的片選邏輯圖5分電腦組成原理試題二一、選擇題 共 20題,每題 1分, 共 20 分1. 在以下機器數 _B_中,零的表示形式是唯一的。A .原碼B .補碼C .反碼D .原碼和反碼2. CRT的分辨率為1024X 1024,顏色深度為8位,那么刷新存儲器的存儲容量是

20、B。A 2MBB 1MBC 8MBD 1024B3. 在定點二進制運算器中,減法運算一般通過_D_來實現。A .原碼運算的二進制減法器B .補碼運算的二進制減法器C.補碼運算的十進制加法器 D .補碼運算的二進制加法器4. 在指令的地址字段中,直接指出操作數本身的尋址方式,稱為_B_。A. 隱含尋址 B. 立即尋址 C. 存放器尋址 D. 直接尋址5. 信息只用一條傳輸線 ,且采用脈沖傳輸的方式稱為_A 。6. 和外存儲器相比,內存儲器的特點是_C_。A .容量大、速度快、本錢低B .容量大、速度慢、本錢高C.容量小、速度快、本錢高 D .容量小、速度快、本錢低7. CPU 響應中斷的時間是

21、_C_。A .中斷源提出請求B .取指周期結束C.執行周期結束。8. EPROM 是指 _C_。A. 讀寫存儲器B. 只讀存儲器C. 可編程的只讀存儲器D. 光擦除可編程的只讀存儲器9. 以下數中最小的數是 _B 。A. 11010012 B.528C.1338 D.301610. 假定以下字符碼中有奇偶校驗位, 但沒有數據錯誤, 采用偶校驗的字符碼是_D_ 。 A. 11001011 B. 11010110 C. 11000001 D. 1100100111. 單地址指令中為了完成兩個數的算術運算,除地址碼指明的一個操作數外,另一個數常 需采用 _C_ 。A. 堆棧尋址方式 B. 立即尋址方

22、式 D. 間 接尋址方式12. 用于對某個存放器中操作數的尋址方式稱為_C_尋址。A. 直接 B. 間接 C. 存放器直接 D. 存放器間接13. 中央處理器CPU包含_C。A .運算器B .控制器C.運算器、控制器和 cache D.運算器、控制器和主存儲器14. 在 CPU 中跟蹤指令后繼地址的存放器是_B 。A .主存地址存放器B .程序計數器 C.指令存放器 D.狀態條件存放器15. 在集中式總線仲裁中,_C方式響應時間最快。A .鏈式查詢三種相同16. PCI 總線的根本傳輸機制是 _D 。A .串行傳輸B .并行傳輸C. DMA式傳輸D .猝發式傳輸17. 中斷向量地址是 _B_。

23、A .子程序入口地址B .中斷效勞子程序入口地址 C 中斷效勞子程序出口地址D .中斷返回地址18. CD-ROM 是 _C_型光盤。A 一次B 重寫C 只讀19. 某電腦字長是 16位,它的存儲容量是 1MB ,按字編址,它的尋址范圍是 _A_ 。A 512KB 1M C 512KB20個16K X 32位的存儲器,其地址線和數據線的總和是 B。A 48 B 46 C 36二、填空題共 7 題,每空 1 分, 共 20 分1. 電腦系統是由 和軟件兩大局部組成,軟件又分為 和 。2. 系統總線按傳輸信息的不同分為地址總線、 、三大類。3. 四位二進制補碼所能表示的十進制整數范圍是 至 。 4

24、. 半導體 SRAM 靠存儲信息,半導體 DRAM 靠存儲信息。 5. 動態 RAM 的刷新方式通常有 、三種。 6. 完整的指令周期包括取指、 、 四個子周期, 影響指令流水線性能的三種相關分別是 相關、相關和控制相關。7. Cache 和主存地址的映射方式有 、 三種。三、簡答題共 2 題,每題 5分, 共 10分1 什么叫指令?什么叫指令系統?2. 一次程序中斷大致可分為哪幾個階段?四、應用題共 5 題,每題 10 分, 共 50 分1. 設某機主頻為 8MHz ,每個機器周期平均含 2 個時鐘周期,每條指令平均有 2.5 個機器周 期,試問該機的平均指令執行速度為多少 MIPS ?假設

25、機器主頻不變,但每個機器周期平均 含 4 個時鐘周期,每條指令平均有 5 個機器周期,那么該機的平均指令執行速度又是多少 MIPS ?由此可得出什么結論?理次序改為D,A,C,B。 1寫出每個中斷源對應的屏蔽字。2按以下列圖時間軸給出的四個中斷源的請求時刻,畫出CPU執行程序的軌跡。 設每個中斷源的中斷效勞程序時間均為20s。:V >KC3設機器數字長為 8位含一位符號位,假設A = +15, B = +24,求A+B補 和A-B補并復原成真值。4. 某機字長16位,存儲字長等于指令字長,假設存儲器直接尋址空間為128字,變址時的位移量為-64+63,16個通用存放器可作為變址存放器。

26、設計一套指令格式,滿足以下尋址類 型的要求。1直接尋址的二地址指令3條;2變址尋址的一地址指令 6條;3存放器尋址的二地址指令9條;4直接尋址的一地址指令13條。5. 設CPU共有16根地址線,8根數據線,并用-MREQ低電平有效作訪存控制信號, R/-W作讀寫命令信號高電平為讀,低電評為寫?,F有8片8KX8位的RAM芯片與CPU相連,試答復:1用74138譯碼器畫出CPU與存儲芯片的連接圖;2寫出每片RAM的地址范圍;3 根據圖1,假設出現地址線 A13與CPU斷線,并搭接到高電平上,將出現什么后果?電腦組成原理試題二答案一、選擇題1. B 2. B 3. D 4. B 5. A 6. C

27、7. C 8. C 9. B 10. D 11. C 12. C 13. C 14. B 15. C 16.D 17. B 18. C 19. A 20. B二、填空題系統軟件 應用軟件2數據地址控制3 +15 -16 電容5集中分散異步6間址執行中 斷結構數據控制7直接映射全相連組相連三、簡答題1指令是電腦執行某種操作的命令,也就是常說的機器指令。一臺機器中所有機器指令的集合,稱這臺電腦的指令系統。2答:一次程序中斷大致可分為五個階段。中斷請求1分中斷判優1分中斷響應1分中斷效勞1分中斷返回1分四、應用題1解:先通過主頻求出時鐘周期,再求出機器周期和平均指令周期,最后通過平均指令周期的倒數求

28、出平均指令執行速度。計算如下:X 10-6 =125ns 機器周期=125nsx 2=25Ons平均指令周期=250ns X 2.5=625ns當參數改變后:機器周期 =125ns X gs sX gs結論:兩個主頻相同的機器,執行速度不一定一樣。2 1在中斷處理次序改為 D > A > C > B后,每個中斷源新的屏蔽字如表所示。5分巾斷源屏蔽字ABrDA11 10B01 00C01 1UD11 1L2根據新的處理次序,CPU執行程序的軌跡如下列圖5分A補=0,0001111 , B1,11101113 解:/ A = +15 = +0001111 , B = +24 =

29、+0011000補=0,0011000 , -B補=1,1101000那么A-B補=A補 + -B補=0,0001111+1,1101000 A-B補=1,1110111故 A-B = -0001001 = -941)地址指令格式為2分0P 2A1 7也700-102 2 分0P5R1 4A2 711000-111013) (3分)OF 3K1 4A2 41111000-11111004) (3分0P9R1 7111110001-111111015 1)2)081918192163831638424575245763276732768409594096049151491525734357344

30、655353如果地址線 A13與CPU斷線,并搭接到高電平上,將會出現A13恒為“ 1的情況。此時存儲器只能尋址 A13=1 的地址空間, A13=0 的另一半地址空間將永遠訪問不到。假設 對 A13=0 的地址空間進行訪問,只能錯誤地訪問到 A13=1 的對應空間中去。電腦組成原理試題三一 選擇題每題 1 分,共 20分1. 我國在 年研制成功了第一臺電子數字電腦,第一臺晶體管數字電腦于 年完成。A 1946 1958 B 1950 1968 C 1958 1961 D 1959 19652. Pentium 微型電腦中乘除法部件位于 中。A CPU B 接口 C 控制器 D 專用芯片3.

31、沒有外存儲器的電腦初始引導程序可以放在 。A . RAM B . ROM C . RAM和 ROM D . CPU4. 以下數中最小的數是 。A 1010012 B 528 C 2B16 D 44105. 在機器數 中,零的表示形式是唯一的。A 原碼 B 補碼 C 移碼 D 反碼6. 在定點二進制運算器中,減法運算一般通過 來實現。A. 原碼運算的二進制減法器B補碼運算的二進制減法器C.補碼運算的十進制加法器D補碼運算的二進制加法器7. 以下有關運算器的描述中 是正確的。A 只作算術運算,不作邏輯運算 B 只作加法C 能暫時存放運算結果D以上答案都不對8. 某DRAM芯片,其存儲容量為 512

32、KX 8位,該芯片的地址線和數據線數目為 A 8, 512 B 512, 8 C 18, 8 D 。19, 89. 相聯存儲器是按 進行尋址的存儲器。A 地址指定方式B堆棧存取方式C 內容指定方式D。地址指定與堆棧存取方式結合10. 指令系統中采用不同尋址方式的目的主要是 。A 實現存儲程序和程序控制 B 縮短指令長度,擴大尋址空間,提高編程靈活性 C 可以直接訪問外存D提供擴展操作碼的可能并降低指令譯碼難度11. 堆棧尋址方式中,設 A 為累加存放器, SP 為堆棧指示器, Msp 為 SP指示器的棧頂單元,如果操作的動作是:AtMsp ,SP If SP,那么出棧操作的動作為:AMsptA

33、,SP +1tSPB. SP +1 tSP, Msp tAC. SP 1T SP, MspT A D. MspA ,SP 1 SP12. 在CPU中跟蹤指令后繼地址的存放器是 。A .主存地址存放器 B .程序計數器 C .指令存放器 D .狀態條件存放器13. 描述多媒體CPU根本概念中正確表述的句子是 。A. 多媒體CPU是帶有MMX技術的處理器B. 多媒體CPU是非流水線結構C. MMX旨令集是一種單指令流單數據流的串行處理指令D. 多媒體CPLH 定是 CISC 機器14. 描述 Futurebus+ 總線中根本概念正確的表述是 。A. Futurebus+ 總線是一個高性能的同步總線

34、標準B. 根本上是一個同步數據定時協議C. 它是一個與結構、處理器技術有關的開發標準D. 數據線的規模不能動態可變15. 在 的微型電腦系統中,外設可以和主存儲器單元統一編址,因此可以不用I/O指令。A .單總線B.雙總線C.三總線D.多總線16. 用于筆記本電腦的大容量存儲器是 。A .軟磁盤B.硬磁盤C.固態盤D.磁帶17. 具有自同步能力的記錄方式 。A . NRZ0 B . NRZ1 C . PM D . MFM18. 不是發生中斷請求的條件。A .一條指令執行結束B .一次 I/O 操作結束C.機器內部發生故障D .一次DMA操作結束19. 采用DMA方式傳送數據時,每傳送一個數據就

35、要用一個 。A 指令周期 B 數據周期 C 存儲周期 D 總線周期20. 并行I/O標準接口 SCSI中,一塊主適配器可以連接 臺具有SCSI接口的設備。A . 6 B . 7 15 C . 8 D . 10二 填空題每空 1 分,共 20 分1. 在電腦術語中,將 A. 和B. 和在一起稱為 CPU而將CPU和C. 合在一起稱為主機。2. 電腦軟件一般分為兩大類:一類叫 A. ,另一類叫 B. 。操作系統屬于C. 類。3. 主存儲器容量通常以 MB表示,其中M = A., B =B. ;硬盤容量通常以 GB表示,其中 G =C. 。4. CPU 能直接訪問 A. 和 B. ,但不能直接訪問磁

36、盤和光盤。5. 指令字長度有 A.、B.、C. 三種形式。6. 電腦系統中,根據應用條件和硬件資源不同,數據傳輸方式可采用A. 傳送、B. 傳送、 C. 傳送。7. 通道是一個特殊功能的 A. ,它有自己的 B. 專門負責數據輸入輸出的傳輸控制。8. 并行 I/O 接口 A. 和串行 I/O 接口 B. 是目前兩個最具有權威性的標準接口技術。三 簡答題每題 5 分,共 20分1. 一個較完善的指令系統應包括哪幾類?2. 什么是閃速存儲器?它有哪些特點?3. 比擬水平微指令與垂直微指令的優缺點。4. CPJ向應中斷應具備哪些條件?四 應用題每題 5 分,共 20分1. :X=0.1011,Y=

37、0.0101,求X/2補,X/4補,X補,Y/2補,丫/4補,Y補。2. 設機器字長為 1 6位,定點表示時,尾數 15 位,階符 1 位。(1) 定點原碼整數表示時,最大正數為多少?最小負數為多少?(2) 定點原碼小數表示時,最大正數為多少?最小負數為多少?3. x補 +y補=x+y補求證:-y補=-y補4. 有一個16KX 16的存儲器,由1KX 4位的DRAM芯片構成問:1總共需要多少 DRAM芯片? 2畫出存儲體的組成框圖。5. 中斷接口中有哪些標志觸發器?功能是什么?6. CPU結構如下列圖,其中一個累加存放器AC, 個狀態條件存放器和其它四個存放器,各局部之間的連線表示數據通路,箭

38、頭表示信息傳送方向。(1) 標明圖中四個存放器的名稱。(2) 簡述指令從主存取到控制器的數據通路。(3) 簡 述 數 據 在 運 算 器 和 主 存 之 間 進 行 存 / 取 訪 問 的 數 據 通 路 。圖7. 何謂DMA方式? DMA控制器可采用哪幾種方式與 CPU分時使用內存?8. CD- ROMt盤的外緣有5mnm勺范圍因記錄數據困難, 一般不使用,故標準的播放時間 為60分鐘。請計算模式1情況下光盤存儲容量是多少?電腦組成原理試題三答案選擇題1.D2. A 3. B4. A5. B,C6. D 7. D8. D9. C 10. B11.B12. B13. A 14. C15. A1

39、6. C,D 17.C18.A 19.C 20. B填空題3. A.2 20 B.8位1個字節C.2306. A.并行 B.串行 C.復用三 簡答題1. 包括:數據傳送指令、算術運算指令、邏輯運算指令、程序控制指令、輸入輸出指 令、堆棧指令、字符串指令、特權指令等。2. 閃速存儲器是高密度、非易失性的讀/ 寫半導體存儲器。從原理上看,它屬于ROM型存儲器,但是它又可隨機改寫信息;從功能上看,它又相當于RAM所以傳統ROM 與RAM的定義和劃分已失去意義。因而它是一種全新的存儲器技術。閃速存儲器的特點: 1固有的非易失性2廉價的高密度3可直接執行4固態性能3. 1水平型微指令并行操作能力強、效率

40、高、靈活性強,垂直型微指令那么較差。 2水平型微指令執行一條指令的時間短,垂直型微指令執行時間長。3由水平型微指令解釋指令的微程序,具有微指令字比擬長, 但微程序短的特點,而垂直型微指令正好相反。4水平型微指令用戶難以掌握,而垂直型微指令與指令比擬相似,相對來說比擬 容易掌握4. 解:1在 CPU 內部設置的中斷屏蔽觸發器必須是開放的。 2 外設有中斷請求時,中斷請求觸發器必須處于“1狀態,保持中斷請求信號。 3 外設接口中斷允許觸發器必須為“1,這樣才能把外設中斷請求送至CPU。4當上述三個條件具備時,CPU在現行指令結束的最后一個狀態周期響應中斷。四 應用題1. 解: X 補 = 0.10

41、11 X/2 補 = 0.01011X/4 補 = 0.001011 X 補Y 補 = 1.1011 Y/2 補 = 1.11011 Y/4 補 = 1.111011 Y 補2. 解: 1定點原碼整數表示時最大正數:215-1 10 = 32767 10 最小負數: -215-1 10=-32767 10 2定點原碼小數表示時最大正數:1-2-1510最小負數: -1-2-15 103. 證:因為 x補+y 補電+y補令x = -y 代入,那么有-y補+y補=-y+y補=0補=0所以-y補=-丫補4解:1芯片1K X 4位,片內地址線10位A9-A 0,數據線4位。芯片總數16K X 16/

42、1K X 4=64 片2存儲器容量為16K,故地址線總數為 14位A13 A0,其中A13A12A11A10 通過4: 16譯碼器產生片選信號 CSoCS15。圖5解:中斷接口中有四個標志觸發器:(1) 準備就緒的標志RD丨:一旦設備做好一次數據的接受或發送,便發出一 個設備動作完畢信號,使 RD標志置“ 1 。在中斷方式中,該標志用作為 中斷源觸發器,簡稱中斷觸發器。(2) 允許中斷觸發器EI:可以用程序指令來置位。EI為“1時,某設備可 以向CPU發出中斷請求;EI為“ 0時,不能向CPU發出中斷請求,這 意味著某中斷源的中斷請求被禁止。 設置EI標志的目的,就是通過軟件來 控制是否允許某

43、設備發出中斷請求。(3) 中斷請求觸發器IR:它暫存中斷請求線上由設備發出的中斷請求信號。 當IR標志為“ 1 時,表示設備發出了中斷請求。(4) 中斷屏蔽觸發器IM丨:是CPU是否受理中斷或批準中斷的標志。IM標 志為“ 0時,CPU可以受理外界的中斷請求,反之, IM標志為“ 1時, CPU不受理外界的中斷。6解:1a為數據緩沖存放器 DR b為指令存放器IR , c為主存地址存放器 AR d為程序計數器PC2PCA2主存t緩沖存放器 DR t 指令存放器IR t 操作控制器3存儲器讀: M t dr t ALU t AC存儲器寫:AC t dr t M7. 解:DMA直接內存訪問方式是一

44、種完全由硬件執行I/O交換的工作方式。DMA控制器從CPU完全接管對總線的控制,數據交換不經過CPU而直接在內存和I/O設備間進行。8. 解:扇區總數 =60 X 60 X 75 = 270000模式 1 存放電腦程序和數據,其存儲容量為270000 X 2048 /1024 /1024 = 527MB電腦組成原理試題四. 選擇題每空 1 分,共 20 分1將有關數據加以分類、 統計、 分析,A. 數值計算B. 輔助設計以取得有利用價值的信息,我們稱其為C. 數據處理D. 實時控制2目前的電腦,從原理上講 。A. 指令以二進制形式存放,數據以十進制形式存放B. 指令以十進制形式存放,數據以二進

45、制形式存放C. 指令和數據都以二進制形式存放D. 指令和數據都以十進制形式存放3.根據國標規定,每個漢字在電腦內占用存儲。A個字節B二個字節C三個字節D. 四個字節4.以下數中最小的數為 。A. 101001 2B. 52 8C.2B16D. 44 105.存儲器是電腦系統的記憶設備,主要用于 。A.存放程序B.存放軟件C.存放微程序D. 存放程序和數據6.設 X= 0.1011,那么XI 補為。D.7. 以下數中最大的數是 。A. 10010101 2 B.2278C.9616D.143108. 電腦問世至今,新型機器不斷推陳出新,不管怎樣更新,依然保有“存儲程序的 概念,最早提出這種概念的

46、是 。A.巴貝奇B.馮.諾依曼 C.帕斯卡D貝爾9. 在 CPU 中,跟蹤后繼指令地指的存放器是 。A.指令存放器B.程序計數器C.地址存放器 D.狀態條件存放器10. Pentium-3 是一種 。A.64位處理器B.16位處理器C.準16位處理器 D.32位處理器11. 三種集中式總線控制中, 方式對電路故障最敏感。A.鏈式查詢B.計數器定時查詢C.獨立請求12. 外存儲器與內存儲器相比,外存儲器 。A.速度快,容量大,本錢高B.速度慢,容量大,本錢低C.速度快,容量小,本錢高D.速度慢,容量大,本錢高13. 一個256K X 8的存儲器,其地址線和數據線總和為 。A.16B.18C.26

47、D.2014. 堆棧尋址方式中,設 A為累加器,SP為堆棧指示器,Msp為SP指示的棧頂單元。如果進棧操作的動作順序是AMsp, (SP)-1 tSP。那么出棧操作的動作順序應為 。D.(M SP)t A, SP -1 tSP不需要專門的I/O指令組。C. 兩者都是D.兩者都不是B. (Sp)+1tSp, (MSp)tAA.(MSp)tA, (Sp)+1tSpC.(Sp-1)tSp, (MSp)tA15. 當采用 對設備進行編址情況下,A. 統一編址法 B. 單獨編址法16. 下面有關“中斷的表達, 是不正確的。A. 一旦有中斷請求出現, CPU立即停止當前指令的執行,轉而去受理中斷請求B.

48、CPJ向應中斷時暫停運行當前程序,自動轉移到中斷效勞程序中斷方式一般適用于隨機出現的效勞 為了保證中斷效勞程序執行完畢以后, 序,必須進行現場保存操作17. 下面表達中, 是正確的。A. 總線一定要和接口相連C. 通道可以替代接口18. 在下述指令中, I 為間接尋址,C.D.能正確返回到被中斷的斷點繼續執行程B.D.接口一定要和總線相連總線始終由CPU控制和管理 指令包含的CPU周期數最多。A.CLA B.ADD 30 C.STA I 31 D.JMP 2119. 設存放器位數為 8 位,機器數采用補碼形式 含一位符號位 。對應于十進制數 -27 , 存放器內為 。A.27H B.9BHC.

49、E5HD.5AH20. 某存儲器芯片的存儲容量為8KX12位,那么它的地址線為A.11B.12C.13D.14填空題每空 1分,共 20 分1. 電腦軟件一般分為兩大類:一類叫 A., 另一類叫 B. 。操作系統屬于C. 類。2. 一位十進制數,用BCD碼表示需A.位二進制碼,用ASCII碼表示需B. 位二進制碼。3. 主存儲器容量通常以 KB表示,其中K=A.;硬盤容量通常以 GB表示,其中。4. RISC的中文含義是 A.,CISC的中文含義是 B.。5. 主存儲器的性能指標主要是存儲容量、A.、B.和C.。6. 由于存儲器芯片的容量有限,所以往往需要在A.和B.兩方面進行擴充才能滿足實際需求。7. 指令尋址的根本方式有兩種, A.方式和B.方式。8. 存儲器和CPU連接時,要完成 A.的連接;B.的連接和C.的連接,方能正常工作。9. 操作控制器的功能是根據指令操作碼和A.,產生各種操作控制信號,從而完成B.和執行指令的控制。三. 簡答題每題5分,共20分1. 指令和數據均存放在內存中,電腦如何從時間和空間上區分它們是指令還是數據。2. 什么是指令周期?什么是機器周期?什么是時鐘周期?三者之間的關系如何?3. 簡要描述外設進行 DMA操作的過程及 DMA方式的主要優點。4. 在存放器一存放器型,存放器一存儲器型和存儲

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論