低頻設計電路_第1頁
低頻設計電路_第2頁
低頻設計電路_第3頁
低頻設計電路_第4頁
低頻設計電路_第5頁
已閱讀5頁,還剩2頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、精選優質文檔-傾情為你奉上一種典型的差分放大電路設計與測試發布:2011-05-29 | 作者: | 來源: | 查看:1936次 | 用戶關注:摘要:實現了一種全集成可變帶寬中頻寬帶低通濾波器,討論分析了跨導放大器-電容(OTAC)連續時間型濾波器的結構、設計和具體實現,使用外部可編程電路對所設計濾波器帶寬進行控制,并利用ADS軟件進行電路設計和仿真驗證。仿真結果表明,該濾波器帶寬的可調范圍為126 MHz,阻帶抑制率大于35 dB,帶內波紋小于05 dB,采用18 V電源,TSMC 018m CMOS工藝庫仿真,功耗小于21 mW,頻響曲線接近理想狀態。關鍵詞:Butte摘  要

2、: 簡述一種典型的差分輸入差分輸出放大電路的設計、仿真和測試方法,討論其設計原理及需要解決的問題。重點講述差分濾波器的設計和計算,指出與單端放大電路在設計和測試中的不同之處,并結合實際工作中的經驗,就直流信號和交流信號的測試分別給出了一種簡易案例。關鍵詞: 差分輸入;差分輸出;放大電路;差分信號    與普通單端放大器相比,差分放大器可以有效抑制輸入信號中的共模噪聲和地線電平電壓浮動對電路的影響,因此,在工業應用中廣受青睞。差分放大器中以儀表放大器應用最為廣泛1。隨著技術的發展,支持差分輸入的ADC、MCU越來越多,由于差分傳輸能更好地抑制共模干擾,信號傳輸距離更

3、遠,越來越多的場合將使用差分傳輸。但是,一般的儀表放大器僅支持單端輸出。因此,采用雙運放搭建了一種差分輸入差分輸出放大電路。與普通的單端放大電路相比,差分放大電路在設計、分析、仿真和測試中有許多不同之處,而這些知識在一般的模擬電路教材中很少介紹。1 差分放大電路設計    根據被放大信號的不同,可以將差分放大電路分成兩種2。一種是直流耦合差分放大電路,其輸入端沒有隔直電容,可以同時放大直流和交流信號,如圖1所示。另一種是交流耦合差分放大電路,其輸入端有隔直電容,用來隔離直流分量,放大信號中的交流成分,如圖2所示。1.1 直流耦合差分放大電路  

4、  直流耦合差分放大電路由差分比例放大電路、差分濾波器、保護器件和補償電阻四部分組成。其輸入-輸出關系為:    式(1)式(7)中所有加減運算均為矢量相加減,式(7)表明該差分放大電路的差分放大倍數A由電阻R3、R4、R5確定。    該差分放大電路中的濾波器采用了典型差分濾波器的形式,由差模濾波器和共模濾波器組成,主要作用是濾除傳感器輸出信號高頻噪聲以及RFI噪聲。假設傳感器差模輸出阻抗為Rd,共模輸出阻抗為Rc,C1與C2的串聯等效電容為CS12,則差模濾波器的截止頻率fd由Rd、R1、R2、CS12和C3確定,共模濾

5、波器的截止頻率fc由Rc、R1、R2、C1、C2確定。    由于傳感器信號傳輸線較長,其寄生電感與放大器輸入電容容易組成LC諧振電路,產生過沖和振蕩,為此,在信號線上串聯小電阻R1、R2作為補償電阻,以減小或消除振蕩3。圖1中,電容C4、C5分別與電阻R3、R5組成一階低通濾波器,抑制放大器噪聲;電阻R6、R7對運放進行環內補償,增加運放帶容性負載的能力4;BAT54S作為保護器件加在放大器輸入端,防止靜電放電以及輸入電壓超出運放最大輸入電壓范圍而損壞運算放大器。1.2 交流耦合差分放大電路    交流耦合差分放大電路如圖2所示。電

6、容C9、C10、C11的值遠小于電容C7、C8的值,因此,電容C9、C10、C11對圖2中高通濾波器的影響可以忽略,從而可得共模高通濾波器的截止頻率fHPc。2 差分放大電路仿真    在完成電路設計后,采用Multisim仿真軟件對電路進行仿真,以檢驗電路結構是否合理、器件選擇是否恰當、濾波器截止頻率設計是否正確等6。仿真電路原理圖如圖3所示。表1所示為虛擬信號發生器XFG1參數設置,表2所示為虛擬示波器XSC1各通道交流信號測量結果以及XBP1波特圖仿真結果。    假設圖3中3、4、9處的交流信號峰峰值電壓分別為V3、V4、V9

7、,則由式(5)可得:    由表2結果和式(12)可知,差分比例放大部分的設計是正確的。由圖3、式(9)和表2結果可知,共模濾波器的設計是正確的。    假設一階RC低通濾波器通帶電壓增益為A0,則其幅頻響應可以用式(13)表示7。3 差分放大電路測試    以直流耦合放大電路為例簡要說明測試方法和步驟,測試框圖如圖4所示。差分輸入電壓由YOKOGAWA CA100系列小型校驗儀產生,差分輸出電壓由四位半精度的VC9806+系列數字萬用表測量得出。注意,為了使運放工作在線性放大區,需要給運放提供適當的偏置

8、電壓8。表4所示為CA100輸出不同電壓時VC9806+的測試結果,結果表明直流耦合放大電路的差分比例放大倍數約為21。 在直流電壓上疊加交流信號,測試交流信號放大、差分濾波器的設計是否正確。測試框圖如圖5所示。輸入信號由Fluke 282多信道信號發生器產生,輸出信號由Tek DPO 4054示波器測量得出。由于Fluke 282信號發生器的輸出直流偏置電壓受輸出交流信號幅值的影響,當交流信號的幅值越小時,直流偏置電壓越低,此時,運放共模抑制比很低,而且可能超出運放共模輸入電壓范圍。因此,采用如下方法:Fluke 282輸出兩路同相位正弦波信號,信道1信號加在a端,參數設置為1 000 mV

9、pp,10 Hz, 2.50 V偏置電壓,0°主模式;信道2信號加在b端,參數設置為900 mVpp,10 Hz,2.50 V偏置電壓,0°從模式。示波器測量結果如表5所示,其中CH1、CH2、CH3、CH4分別測量TP1、TP2、TP7、TP8處交流信號峰峰值電壓和相位,設置CH1相位為0°。    由表5可知,VTP1=980.0 mV,VTP2=880.9 mV,帶入式(5)和式(6),可得VTP7=1971 mV,VTP8=-100.1 mV,其中VTP1、VTP2、VTP7、VTP8的值均為矢量值。表5所示峰峰值測量結果表明

10、交流信號的放大是正確的。 表6所示為不同頻率時,a、b、TP1、TP2處測試結果,結果顯示通過差分濾波,實際信號衰減稍大于理論值,這是由信號發生器輸出阻抗及電路板寄生電容引起的。    交流耦合差分放大電路測試方法與交流信號測試方法相似,但是,由于電阻容差、運放輸入偏置電流、失調電壓及隔直電容漏電流等因素的影響,差分輸出端存在一定直流電壓差,這與仿真的結果是不同的9。 該差分放大電路可以看成兩路單端同相放大電路的合成。但是,差分放大電路放大差分信號,抑制共模信號;兩路輸出信號之間存在相位差。因此,采用單端探頭測量差分放大電路時,需要同時考慮信號的幅值和相位,以便計

11、算和分析。    使用雙運放搭成的具有儀表放大器輸入結構的差分輸入差分輸出放大電路能有效抑制電路溫度漂移、零點漂移和共模噪聲。在沒有差分探頭時,使用單端探頭對差分放大電路進行測試,并計算輸入通道信號失量差和輸出通道信號矢量差來驗證差分信號的放大,具有較好的實用價值。參考文獻1 陳淑芳. 儀用放大器簡介和應用J. 赤峰學院學報(自然科學版),2008,24(05):102-103.2 ARDIZZONI J, PEARSON J. “Rules of the Road” for high-speed differential ADC driversJ. Analog

12、 Dialogue,2009,43(05):3-43 邱關源. 電路第四版M. 北京:高等教育出版社,1999:210-215.4 CARTER B,MANCINI R. Op amps for everyone third editionM. Texas Instruments, 2002:97-119.5 KITCHIN C, COUNTS L. 儀表放大器應用工程師指南, 第3版M.Analog,Devices, 2007.6 宋效先,王小平等. Multisim在電子電路的設計和實驗研究中的應用J. 河北北方學院學報(自然科學版),2006, 22(05):23-26.7 康華光. 電子技術基礎模擬部分第

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論