時序邏輯電路思考題和習(xí)題題解_第1頁
時序邏輯電路思考題和習(xí)題題解_第2頁
時序邏輯電路思考題和習(xí)題題解_第3頁
時序邏輯電路思考題和習(xí)題題解_第4頁
時序邏輯電路思考題和習(xí)題題解_第5頁
已閱讀5頁,還剩1頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

...wd......wd......wd...思考題與習(xí)題題解5-1填空題〔1〕組合邏輯電路任何時刻的輸出信號,與該時刻的輸入信號有關(guān);與電路原來所處的狀態(tài)無關(guān);時序邏輯電路任何時刻的輸出信號,與該時刻的輸入信號有關(guān);與信號作用前電路原來所處的狀態(tài)有關(guān)?!?〕構(gòu)成一異步進(jìn)制加法計數(shù)器需要n個觸發(fā)器,一般將每個觸發(fā)器接成計數(shù)或T’型觸發(fā)器。計數(shù)脈沖輸入端相連,高位觸發(fā)器的CP端與鄰低位端相連?!?〕一個4位移位存放器,經(jīng)過4個時鐘脈沖CP后,4位串行輸入數(shù)碼全部存入存放器;再經(jīng)過4個時鐘脈沖CP后可串行輸出4位數(shù)碼?!?〕要組成模15計數(shù)器,至少需要采用4個觸發(fā)器。5-2判斷題〔1〕異步時序電路的各級觸發(fā)器類型不同?!病痢场?〕把一個5進(jìn)制計數(shù)器與一個10進(jìn)制計數(shù)器串聯(lián)可得到15進(jìn)制計數(shù)器?!病痢场?〕具有N個獨立的狀態(tài),計滿N個計數(shù)脈沖后,狀態(tài)能進(jìn)入循環(huán)的時序電路,稱之模N計數(shù)器?!病獭场?〕計數(shù)器的模是指構(gòu)成計數(shù)器的觸發(fā)器的個數(shù)?!病痢?-3單項選擇題〔1〕以下電路中,不屬于組合邏輯電路的是〔D〕。A.編碼器B.譯碼器C.數(shù)據(jù)選擇器D.計數(shù)器〔2〕同步時序電路和異步時序電路比擬,其差異在于后者(B)。A.沒有觸發(fā)器B.沒有統(tǒng)一的時鐘脈沖控制C.沒有穩(wěn)定狀態(tài)D.輸出只與內(nèi)部狀態(tài)有關(guān)〔3〕在以下邏輯電路中,不是組合邏輯電路的有(D)。A.譯碼器B.編碼器C.全加器D.存放器〔4〕某移位存放器的時鐘脈沖頻率為100KHz,欲將存放在該存放器中的數(shù)左移8位,完成該操作需要〔B〕時間。A.10μSB.80μSC.100μSD.800ms〔5〕用二進(jìn)制異步計數(shù)器從0做加法,計到十進(jìn)制數(shù)178,則最少需要〔C〕個觸發(fā)器。A.6B.7C.8D.10〔6〕某數(shù)字鐘需要一個分頻器將32768Hz的脈沖轉(zhuǎn)換為1HZ的脈沖,欲構(gòu)成此分頻器至少需要〔B〕個觸發(fā)器。A.10B.15C.32D.32768〔7〕一位8421BCD碼計數(shù)器至少需要〔B〕個觸發(fā)器。A.3B.4C.5D.105-4圖5-62所示單向移位存放器的及輸入波形如以下圖,試畫出、、、波形〔設(shè)各觸發(fā)初態(tài)均為0〕。圖5-62題5-4圖解:電路組成串行輸入、串行輸出左移移位存放器,根據(jù)題意畫出波形如下:圖題解5-45-5圖5-63所示電路由74HC164和CD4013構(gòu)成,在時鐘脈沖作用下,依次變?yōu)楦唠娖健T嚪治銎涔ぷ髟?,并畫出的輸出波形。圖5-63題5-5圖圖題解5-55-6試分析圖5-64所示電路的邏輯功能,并畫出、、的波形。設(shè)各觸發(fā)器的初始狀態(tài)均為0。圖5-64題5-6圖解:根據(jù)題意畫出波形如下,該電路雖然分別由D觸發(fā)器、JK觸發(fā)器組成,但實現(xiàn)的功能依然是3位異步二進(jìn)制遞增計數(shù)器。圖題解5-65-7試分析圖5-65所示的時序電路的邏輯功能,寫出電路的驅(qū)動方程、狀態(tài)轉(zhuǎn)移方程,畫出狀態(tài)轉(zhuǎn)移圖,說明電路是否具有自啟動特性和邏輯功能。設(shè)各觸發(fā)器的初始狀態(tài)均為0。圖5-65題5-7解:〔1〕驅(qū)動方程:,;,;,?!?〕狀態(tài)轉(zhuǎn)移方程:;;?!?〕狀態(tài)轉(zhuǎn)移圖:〔4〕偏離狀態(tài)的自啟動檢查。該無效狀態(tài)是〔111〕,將其代入狀態(tài)轉(zhuǎn)移方程可計算得:。此電路有自啟動特性。〔5〕該電路為同步七進(jìn)制遞增計數(shù)器。5-8試分析圖5-66所示的時序電路的邏輯功能,寫出電路的驅(qū)動方程、狀態(tài)轉(zhuǎn)移方程,畫出狀態(tài)轉(zhuǎn)移圖,說明電路是否具有自啟動特性和邏輯功能。設(shè)各觸發(fā)器的初始狀態(tài)均為0。圖5-66題5-8解:〔1〕驅(qū)動方程:;;,。〔2〕狀態(tài)轉(zhuǎn)移方程:;;。〔3〕狀態(tài)轉(zhuǎn)移圖:〔4〕偏離狀態(tài)的自啟動檢查。該無效狀態(tài)是〔110,111〕,將其代入狀態(tài)轉(zhuǎn)移方程可得,此電路有自啟動特性?!?〕該電路為同步六進(jìn)制遞增計數(shù)器。5-9試分析圖5-67所示的時序電路的邏輯功能,寫出電路的驅(qū)動方程、狀態(tài)轉(zhuǎn)移方程和輸出方程,畫出狀態(tài)轉(zhuǎn)移圖,說明電路是否具有自啟動特性和邏輯功能。設(shè)各觸發(fā)器的初始狀態(tài)均為0。圖5-67題5-9解:〔1〕驅(qū)動方程:;?!?〕狀態(tài)轉(zhuǎn)移方程:;?!?〕輸出方程:〔4〕畫出狀態(tài)轉(zhuǎn)移圖:〔5〕由狀態(tài)圖可知,該電路受控制,當(dāng)時電路不能自啟動,只有出現(xiàn)時,將送回到端,電路才可自啟動〔需要增加一個非門〕。〔6〕該電路為同步三進(jìn)制計數(shù)器。5-10試分析圖5-68所示時序電路,寫出電路的驅(qū)動方程、狀態(tài)轉(zhuǎn)移方程和輸出方程,畫出狀態(tài)轉(zhuǎn)移圖,說明電路邏輯功能。設(shè)各觸發(fā)器的初始狀態(tài)均為0。圖5-68題5-10解:〔1〕驅(qū)動方程:;。〔2〕狀態(tài)轉(zhuǎn)移方程:;。〔3〕輸出方程:〔4〕畫出狀態(tài)轉(zhuǎn)移圖:〔5〕由狀態(tài)圖可知,該電路是可逆計數(shù)器,當(dāng)時,作遞增計數(shù)器,當(dāng)時,作遞減計數(shù)器。5-11試分析圖5-69所示時序電路,寫出電路的驅(qū)動方程、狀態(tài)轉(zhuǎn)移方程和輸出方程,畫出狀態(tài)轉(zhuǎn)移圖。設(shè)各觸發(fā)器的初始狀態(tài)均為0。圖5-69題5-11解:〔1〕驅(qū)動方程:;?!?〕狀態(tài)轉(zhuǎn)移方程:;?!?〕輸出方程:〔4〕畫出狀態(tài)轉(zhuǎn)移圖。5-12試用負(fù)邊沿JK觸發(fā)器和最少的門電路,實現(xiàn)圖圖5-70所示的和輸出波形。圖5-70題5-12圖題解5-12〔a〕解:由圖可知、均以4個為周期,因此所設(shè)計電路必須是周期性循環(huán)輸出的,且具有自啟動能力。其狀態(tài)轉(zhuǎn)換圖如圖題解5-12〔a〕,狀態(tài)真值表如表解5.12所示。表解5.120101101101100000111010×1××0×11××11××1畫卡諾圖可解得:,,,于是,根據(jù)驅(qū)動方程及輸出方程可畫出所設(shè)的電路邏輯圖如圖題解5-12〔b〕解所示。圖題解5-12〔b〕5-13電路如圖5-71所示,設(shè)觸發(fā)器初態(tài)為0,試畫出各觸發(fā)器輸出端、和的波形。圖5-71題5-13解:該電路是異步時序電路,分析時應(yīng)特別注意各觸發(fā)器的時鐘輸入,且要考慮作為的清零端信號。圖題解5-135-14電路如圖5-72所示,設(shè)觸發(fā)器初態(tài)為0,試畫出在連續(xù)7個時鐘脈沖CP作用下輸出端、、和Z的波形,分析輸出Z與時鐘脈沖CP的關(guān)系。圖5-72題5-14解:〔1〕列各觸發(fā)器驅(qū)動方程:;。〔2〕狀態(tài)轉(zhuǎn)移方程:;。,變?yōu)?時,清零信號有效,狀態(tài)被清零?!?〕輸出方程:〔4〕畫輸出波形。圖題解5-14結(jié)論:Z是CP的三分頻信號,Z的正脈沖寬度與CP一樣。5-15圖5-73是由兩個4位左移存放器A、B、“與門〞C和JK觸發(fā)器組成,A存放器的初始狀態(tài)為,B存放器的初始狀態(tài)為,的初態(tài),試畫出在CP作用以以下圖中、、、的波形。圖5-73題5-15解:移位存放器B的接,數(shù)碼在CP作用下不斷地循環(huán),的狀態(tài)依次為10111011…。移位存放器A的輸入狀態(tài),根據(jù)給定的初始值,在CP作用下,的狀態(tài)依次是101010101…。的波形由與決定。所求波形如圖題解5-14。圖題解5-155-16試分析如圖5-74所示邏輯圖,構(gòu)成模幾的計數(shù)分頻電路。圖5-74題5-16解:通過分析復(fù)位信號的產(chǎn)生及復(fù)位控制的關(guān)系得出如下狀態(tài)轉(zhuǎn)移圖,因此該電路為模M=7計數(shù)分頻電路。5-17試用集成中規(guī)模4位二進(jìn)制計數(shù)器74HC161采用復(fù)位法〔異步去除〕及置數(shù)法〔同步置數(shù)〕分別設(shè)計模M=12的計數(shù)分頻電路。解:〔1〕用復(fù)位法實現(xiàn);〔2〕用置0000法實現(xiàn);〔3〕用置1111法實現(xiàn);〔4〕用置任意數(shù)〔例1000〕法實現(xiàn);〔5〕用進(jìn)位輸出置最小數(shù)實現(xiàn)。圖題解5-175-18由2片74HC161組成的同步計數(shù)器如圖5-75所示,試分析其分頻比〔即Y與CP之頻比〕,當(dāng)CP的頻率為20kHz,Y的頻率為多少圖5-75題5-18解:該電路其模為,經(jīng)D觸發(fā)器2分頻后,電路的分頻系數(shù)為200∶1。假設(shè)CP的信號頻率為20kHz,則輸出Y的頻率等于100Hz。5-19試分析如圖5-76所示由兩片4位雙向移位存放器74HC194器件構(gòu)成的7位串行-并行變換電路的工作過程。圖5-76題5-19解:電路工作前先清零。第1個CP信號到來后,由于致使,移位存放器進(jìn)展并行輸入,置入標(biāo)志數(shù),且使。從

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論