基于FPGA和PWM的多路信號發生器設計_第1頁
基于FPGA和PWM的多路信號發生器設計_第2頁
基于FPGA和PWM的多路信號發生器設計_第3頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

基于FPGA和PWM的多路信號發生器設計摘要:基于運放的信號發生器精度低且穩定性和可調節性差,而基于DDS的信號發生器則成本高、電路復雜。為此提出了基于FPGA+PWM的多路信號發生器設計方法。該方法硬件上無需DAC與多路模擬開關,由FPGA產生調制輸出波形信號所需的PWM脈沖波,經二階低通濾波和放大電路后即可得到所需波形信號。實驗證明,該多路信號發生器幅值分辨率高,頻率精度高,且具有良好的直流性能,各通道可獨立產生三角波、鋸齒波、正弦波、方波且輸出穩定。且其成本低,設計靈活,可擴展性強,可應用于各種場合。PWM(PulseWidthModulation)脈寬調制技術是一種對模擬信號電平進行數字編碼的方法,通過對一系列脈沖的寬度進行調制,等效出所需要的波形[1]。PWM技術對波形調制的靈活性和通用性好,并且對硬件要求低,應用廣泛[2]。目前的PWM信號發生器大多存在周期調節不方便、路數有限等問題,而隨著大規模集成電路的發展,FPGA擁有了資源豐富、工作速度快、使用靈活、穩定性高等特點。在此基礎上,本文提出了一種基于FPGA+PWM的多路信號發生器,結合二者的優勢,產生波形、頻率、幅度可獨立調節的多路波形信號[3]。1原理分析根據面積等效原理:沖量相等而形狀不同的窄脈沖加在具有慣性的環節上,其效果基本相同(沖量是指窄脈沖的面積;效果基本相同指的是輸出響應波形基本相同)。基于該理論生成的PWM控制技術即是利用一系列等幅不等寬的脈沖(不同

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論