




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
精品文檔-下載后可編輯一種高速跳頻接收機的改進設計方案-設計應用摘要:提出了一種新的利用接收機前端雙多鎖相環(PLL)和基帶直接數字頻率合成(DDS)共同實現高速跳頻的設計方案,根據系統的特點確定動態范圍、發射功率、接收靈敏度等關鍵指標,進行了高速跳頻制導接收機的總體方案、射頻前端和基帶基本算法框架設計,實現了76000跳/s的跳頻速率,減小了接收機的體積,同時降低了功耗。理論分析和測試結果表明,接收機達到了較高的性能。
飛行器制導接收機的任務是在飛行過程中不斷接收導引指令,保證飛行器沿預定軌道飛行。由于對抗干擾、抗截獲性能的嚴格要求,飛行器制導系統的通信體制目前都在向快速跳頻(FH)的方向發展。同時由于制導接收機搭載在飛行器上,其體積和功耗受到了嚴格的限制。一般而言,根據跳頻源的不同,傳統的快速跳頻接收機主要有兩種實現方案:一種是基于多鎖相環(PLL)頻率合成跳頻源的方案,其主要優點是可工作在高的本振頻率,且功耗較低,缺點是受限于環路鎖定時間而難以實現高速跳頻;另一種是基于直接數字頻率合成(DDS)跳頻源的方案,其主要優點是頻率轉換時間短、容易實現高速跳頻,缺點是DDS輸出頻率低,要工作在高的本振頻率必須經過變頻,這樣就使其結構復雜,且功耗較高。另外,由于DDS輸出雜散抑制差,接收機的性能也受到一定影響。
本文提出了一種利用接收機前端雙PLL和基帶DDS共同實現高速跳頻的改進設計方案,給出了一種基于高速跳頻體制的飛行器制導接收機方案,實驗結果表明,改進方案較好地解決了本振泄漏問題和I、Q兩個通道的平衡問題,提高了系統性能。
1系統特點和實現方案
飛行器制導系統的主要特點是必須具有優良的抗干擾、抗截獲性能,同時制導接收機的體積和功耗嚴格受限。
采用直接序列(DS)擴頻/快速跳頻混合擴頻體制是提高抗干擾、抗截獲性能的有效途徑。直接序列擴頻信號具有較好的抗寬帶干擾能力,而快速跳頻信號具有較好的抗窄帶干擾能力,DS/FH混合擴頻體制在同時兼容DS系統和FH系統抗干擾、抗截獲能力的同時還克服了單純DS系統的遠近效應問題。跳頻速率對DS/FH混合擴頻系統的抗干擾、抗截獲能力具有決定性的影響。
制導通信系統采用了FH/DS/MSK混合擴頻調制體制。其主要性能指標如下:
工作頻段:1.7GHz~1.9GHz
工作體制:FH/DS/MSK
跳頻范圍:200MHz
跳頻點數:200個頻點,間隔1MHz
跳頻速率:76000跳/s
碼片速率:5Mb/s
為了滿足體積和功耗的要求,制導接收機放棄了“DDS跳頻+二次變頻”的超外差方案,而采用“雙PLL跳頻+基帶數字跳頻”的直接下變頻方案,利用雙PLL頻率合成和基帶數字部件共同實現76000跳/s的跳頻速率。整個接收機包括射頻前端、基帶數字信號處理和電源部分,其體積為120mm×60mm×30mm。
利用雙PLL和基帶數字部件共同實現高速跳頻的方法是分組實現跳頻,即將200MHz頻帶內的跳頻頻點分成若干組,也即若干個子頻帶,每個子頻帶帶寬40MHz,包含40個跳頻頻點(頻點間隔1MHz)。子頻帶之間可以重疊或不重疊。首先由雙PLL實現2000跳/s的子頻帶跳變,再由DDS在0.5ms時間間隔內實現子頻帶內40個頻點間的38次跳變,實現76000跳/s的跳頻速率。
2高速跳頻制導接收機總體設計
2.1接收機結構
接收機采用直接下變頻拓撲結構,將接收到的射頻調制信號直接進行性下變頻解調,從而得到基帶輸入信號。由于省去了中頻變換環節,能夠大大減少外圍元器件數量、印制電路板面積和功耗,但需要解決好本振泄漏問題和正交數據解調時I、Q兩個通道的平衡問題。
圖1是制導接收機組成框圖。
跳頻頻率范圍為1.7GHz~1.9GHz的射頻調制信號從天線輸入,其輸入電平范圍約為-97dBm~-27dBm。
為了降低整機的噪聲系數,首先經過低噪聲放大器進行適當增益放大,再經過中心頻率為1.8GHz、帶寬為200MHz的帶通濾波器抑制帶外噪聲后送給具有自動增益控制功能的射頻放大器放大,然后進行直接下變頻,其中AGC電壓取自下變頻信號的檢波輸出。下變頻電路帶有對本振進行±45°移相的功能部分,直接下變頻后輸出正交的兩路基帶信號,經過低通濾波和放大后送給A/D變換器,其幅度可通過AGC起控點的調節來控制,以滿足A/D變換器的要求。基帶數字信號處理部分由300萬門的FPGA構成,完成跳頻同步、DS解擴、MSK解調和信道解碼等功能。
FPGA產生跳頻同步控制信號和ADC采樣時鐘,與MCU通過高速SPI接口和外部中斷接口進行控制信息的交換。MCU接收到起跳時間和預置頻率的初值后,控制頻率綜合器產生所需的本振信號,送給下變頻器。為了滿足高速跳頻的要求,采用雙PLL頻率綜合器,以完成2000跳/s的頻率跳變。
2.2接收機相關指標
(1)噪聲系數NF
噪聲系數主要取決于射頻前端級的增益或損耗。根據目前低噪聲放大器的實際器件水平,考慮接頭和饋線損耗,可取接收機噪聲系數為NF≈1.5dB。
(2)接收機靈敏度Pin,min
不考慮DS擴頻的因素,則碼速率Rb為5Mb/s(也即直擴后碼片速率)。取成形濾波的滾降系數α=0.35,則實際中頻帶寬為:
雖然零中頻帶寬為40MHz,但經過跳頻同步和數字低通濾波后,實際帶寬約為6.75MHz。
對于MSK相干解調,誤碼率為10-4時,Eb/N0≈8.4dB。則所要求的接收機中頻輸出信噪比為
接收靈敏度
需要說明的是頻率合成器相位噪聲對接收機靈敏度的影響。相位噪聲會限制接收機的信噪比,降低數字解調器的性能。當相位噪聲惡化到一定程度時,即使不斷增大信噪比,系統誤碼率也是不歸零的,而是趨向于一個門限。這時接收靈敏度已不再滿足公式(3)。
(3)發射機輸出功率
設系統備余量E為10dB,收、發天線增益Gt、Gr分別為0dB和6dB。
由于路徑損耗:
故所需發射機輸出功率為:
即10W發射功率。
(4)動態范圍
根據實際工程項目要求,信號視距傳輸距離d的范圍為:100m≤d≤80km。
對應于接收距離dmin,其路徑損耗為:
強接收信號電平為:
弱接收信號電平為:
動態范圍為59dB。實際設計時要留有抗衰落余量,根據所選器件的動態范圍為69.5dB,可取接收信號電平范圍為-97.6dBm~-28.1dBm。接收機各部分的增益預算將按此電平范圍來進行。
2.3接收機內部增益預算
接收機內部各部分的增益預算如圖2所示。
3接收機前端的設計實現
3.1低噪聲放大器(LNA)
低噪聲放大器按照噪聲系數和增益兼顧的原則設計。器件選用MGA-61563。其工作點選擇為:Vd=3V,Id=20mA,輸入、輸出50Ω匹配。
圖3、圖4、圖5分別給出了LNA的正/反向增益、噪聲系數和輸入/輸出駐波比。
3.2射頻前端帶通濾波器
射頻前端帶通濾波器的指標如下:中心頻率fo=1.8GHz,帶寬BW-3dB=200MHz,BW-40dB=600MHz,插損約為1dB,50Ω匹配。采用發卡式(hairpin)平行耦合微帶線設計,所占用的線路板面積為32mm×22mm。
圖6、圖7分別是hairpin濾波器的結構外形和平面電磁場仿真特性。
3.3雙PLL頻率綜合器
本振跳頻源由雙PLL頻率綜合器構成,采用溫補晶振(TCXO)作為參考頻率。由MCU控制射頻開關以交替輸出2個PLL綜合的本振信號,跳頻速率為2000跳/s。
采取如下的控制策略:
先對環1進行初始頻率預置。在跳頻切換時刻之前首先對環2進行下一時刻的頻率預置,然后切換到環1的輸出。如此循環往復,交替切換兩個PLL的輸出。
采用這種策略可以放寬對每個PLL鎖定時間的要求,更好地保證了跳頻源輸出本振信號的雜散特性。圖8是實測的PLL輸出相位噪聲和雜散特性。
頻率綜合器關鍵參數指標如下:
每個PLL的環路帶寬200kHz,鎖定時間小于50μs,MCU頻率預置時間小于2μs;射頻開關完成雙環切換所需時間為幾十納秒[5]。
鎖相環采用ADF4360-3,射頻開關采用吸收式單刀雙擲開關HMC349MS8G,隔離度約60dB@1.8GHz。
3.4下變頻器與自動增益控制
直接下變頻器集成了可變增益放大器(VGA),其變換增益具有69.5dB的動態范圍,可與基帶輸出檢波器一起實現自動增益控制功能。下變頻器選用AD8347,其解調帶寬90MHz,I/Q幅度平衡度0.3dB,正交相位誤差典型值±1°[6]。
對高速跳頻信號而言,AGC瞬態特性是一個非常關鍵的指標,必須減小電路時間常數,以保證能夠及時跟蹤輸入信號幅度的變化。具體措施是減小VGA控制輸入端的濾波電容值。
3.5基帶低通濾波和放大
射頻前端跳頻同步后的I/Q基帶信號帶寬約為20MHz,基帶低通濾波器采用5階LC橢圓函數濾波器的形式,L、C的值要精心選取,以滿足I、Q通道平衡和相位誤差的要求。基帶放大器采用AD8347內部集成的放大器,能夠保證正交通道幅度的平衡。終輸出幅度可通過AGC起控點的調節來控制。基帶低通濾波器的紋波為0.3dB,放大器增益為30dB。圖9是基帶低通濾波器的頻率響應特性。
3.6電路板的選材和布局
接收機射頻前端部分單獨采用一塊電路板,面積為118mm×58mm。電路板采用4層設計,高頻模擬部分單獨占一面,MCU數字控制部分和電源部分占另一面。
LNA部分和LO部分分別屏蔽處理。上、下兩面電路板選用RogersRO4350B板材,其介電常數在10GHz以下時為3.48,損耗角正切為0.0037。中間使用FR4板材。
4基帶部分及其基本算法框架
基帶數字信號處理部分主要包括FPGA及雙路ADC。ADC采樣時鐘由FPGA提供,采樣頻率為80MHz。
基帶數字信號處理算法均由FPGA完成。圖10是基帶數字信號處理的基本算法框架。
采用延遲鎖定的方法實現跳頻同步、DS擴頻偽隨機序列同步和MSK相干載
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 關注銀行從業職業前景的試題及答案
- 常見錯誤解析特許金融分析師試題及答案
- 2025銀行從業資格考試知識理解深度研究試題及答案
- 精確解析畜牧師職稱考試試題及答案
- 銀行金融法規與合規試題及答案2025年分析
- 2024年網絡編輯師考試中必須掌握的試題及答案
- 銀行財務報表分析技巧試題及答案
- 探索醫學專科的未來
- 吉林省四平市鐵西區2023-2024學年六年級下學期語文期末考試試卷(含答案)
- 知識點回歸2025年國際金融理財師試題及答案
- 中小學教師資格證面試課件講義
- Oracle-EBS生產制造解決方案
- 植物生理學第十三章植物的逆境生理課件
- 宮頸癌護理查房
- 施工單位人員退場制度
- 漢譯巴利三藏相應部3-蘊篇
- 建筑外窗抗風壓性能計算書
- 年產萬噸酒精發酵車間設計
- 生物化學與分子生物學人衛版教材全集
- 照片里的故事
- 土木工程畢業設計框架結構教學樓計算書
評論
0/150
提交評論