高速單片機硬件關鍵參數設計概述_第1頁
已閱讀5頁,還剩3頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、高速單片機硬件關鍵參數設計概述隨著的頻率和集成度、單位面積的功率及數字信號速度的不斷提高,而信號的幅度卻不斷降低,原先設計好的、用法很穩定的單片機系統,現在可能浮現稀里糊涂的錯誤,分析緣由,又找不出問題所在。另外,因為市場的需求,產品需要采納高速單片機來實現,設計人員如何迅速把握高速設計呢?硬件設計包括規律設計和牢靠性的設計。規律設計實現功能。硬件設計工程師可以挺直通過驗證功能是否實現,來判定是否滿足需求。這方面的資料相當多,這里就不講述了。硬件牢靠性設計,主要表現在電氣、熱等關鍵參數上。我將這些歸納為特性阻抗、si、pi、熱設計等5個部分。1 特性阻抗近年來,在數字信號速度日漸增快的狀況下,

2、在印制板的布線時,還應考慮電磁波和有關方波傳揚的問題。這樣,本來容易的導線,逐漸改變成高頻與高速類的復雜傳輸線了。在高頻狀況下,印制板()上傳輸信號的銅導線可被視為由一連串等效及一并聯所組合而成的傳導線路,1所示。只考慮雜散分布的串聯電感和并聯的效應,會得到以下公式:式中z0即特性阻抗,單位為。pcb的特性阻抗z0與pcb設計中布局和走線方式疏遠相關。影響pcb走線特性阻抗的因素主要有:銅線的寬度和厚度、介質的介電常數和厚度、焊盤的厚度、地線的路徑、周邊的走線等。在pcb的特性阻抗設計中,微帶線結構是最受歡迎的,因而得到最廣泛的推廣與應用。最常用法的微帶線結構有4種:表面微帶線(surface

3、 microstrip)、微帶線(embedded microstrip)、帶狀線(stripline)、雙帶線(dual-stripline)。下面只解釋表面微帶線結構,其它幾種可參考相關資料。表面微帶線模型結構2所示。z0的計算公式如下:對于差分信號,其特性阻抗zdiff修正公式如下:公式中:pcb基材的介電常數;bpcb傳輸導線線寬;d1pcb傳輸導線線厚;d2pcb介質層厚度;d差分線對線邊沿之間的線距。從公式中可以看出,特性阻抗主要由、b、d1、d2打算。通過控制以上4個參數,可以得到相應的特性阻抗。2 信號完整性(si)si是指信號在中以正確的時序和作出響應的能力。假如電路中的信號

4、能夠以要求的時序、持續時光和電壓幅度到達ic,則該電路具有較好的信號完整性。反之,當信號不能正常響應時,就浮現了信號完整性問題。從廣義上講,信號完整性問題主要表現為5個方面:延遲、反射、串擾、同步切換噪聲和電磁兼容性。延遲是指信號在pcb板的導線上以有限的速度傳輸,信號從發送端發出到達接收端,其間存在一個傳輸延遲。信號的延遲會對系統的時序產生影響。在高速數字系統中,傳輸延遲主要取決于導線的長度和導線周圍介質的介電常數。當pcb板上導線(高速數字系統中稱為傳輸線)的特征阻抗與負載阻抗不匹配時,信號到達接收端后有一部分能量將沿著傳輸線反射回去,使信號波形發生畸變,甚至浮現信號的過沖和下沖。假如信號

5、在傳輸線上往返反射,就會產生振鈴和環抱振蕩。因為pcb板上的任何兩個器件或導線之間都存在互容和互感,因此,當一個器件或一根導線上的信號發生變幻時,其變幻會通過互容和互感影響其它器件或導線,即串擾。串擾的強度取決于器件及導線的幾何尺寸和互相距離。信號質量表現為幾個方面。對于大家熟知的頻率、周期、占空比、過沖、振鈴、升高時光、下降時光等,在此就不作具體介紹了。下面主要介紹幾個重要概念。高電平常間(high time),指在一個正脈沖中高于vih_min部分的時光。低電平常間(low time),指在一個負脈沖中低于vil_max部分的時光,3所示。建立時光(setup time),指一個輸入信號(

6、input signal)在參考信號(reference signal)到達指定的轉換前必需保持穩定的最短時光。保持時光(hold time),是數據在參考引腳經過指定的轉換后,必需穩定的最短時光,4所示。建立時光裕量(setup argin),指所設計系統的建立時光與接收端芯片所要求的最小建立時光的差值。保持時光裕量(hold argin),指所設計系統的保持時光與接收端芯片所要求的最小保持時光之間的差值。時鐘偏移(clock skew),指不同的接收設備接收到同一時鐘驅動輸出之間的時光差。tco(time clock to output,時鐘延遲),是一個定義包括一切設備延遲的參數,即tc

7、o=內部規律延遲 (internal logic delay) + 緩沖器延遲(buffer delay)。最大經受時光(tflightmax),即final switch delay,指在升高沿,到達高閾值電壓的時光,并保持高電平之上,減去驅動所需的緩沖延遲。最小經受時光(tflightmin),即first settle delay,指在升高沿,到達低閾值電壓的時光,減去驅動所需的緩沖延遲。時鐘顫動(clock jitter),是由每個時鐘周期之間不穩定性顫動而引起的。普通因為pll在時鐘驅動時的不穩定性引起,同時,時鐘顫動引起了有效時鐘周期的減小。串擾(crosstalk)。鄰近的兩根信

8、號線,當其中的一根信號線上的變幻時(稱為aggressor,襲擊者),因為感應電流的影響,另外一根信號線上的電流也將引起變幻(稱為victim,受害者)。si是個系統問題,必需用系統觀點來看。以下是將問題的分解。 傳輸線效應分析:阻抗、損耗、回流 反射分析:過沖、振鈴 時序分析:延時、顫動、skew 串擾分析 噪聲分析:ssn、地彈、電源下陷 pi設計:確定如何挑選電容、電容如何放置、pcb合適疊層方式 pcb、器件的寄生參數影響分析 端接技術等3 電源完整性pipi的提出,源于當不考慮電源的影響下基于布線和器件模型而舉行si分析時所帶來的巨大誤差,相關概念如下。 噪聲,指電子線路中某些元器件

9、產生的隨機起伏的電信號。 地彈噪聲。當pcb板上的眾多數字信號同步舉行切換時(如cpu的數據、地址總線等),因為電源線和地線上存在阻抗,會產生同步切換噪聲,在地線上還會浮現地平面反彈噪聲(簡稱地彈)。ssn和地彈的強度也取決于的i/o特性、pcb板電源層和地平面層的阻抗以及高速器件在pcb板上的布局和布線方式。負載電容的增大、負載電阻的減小、地電感的增大、同時開關器件數目的增強均會導致地彈的增大。 回流噪聲。惟獨構成回路才有電流的流淌,囫圇電路才干工作。這樣,每條信號線上的電流勢須要找一個路徑,以從末端回到源端。普通會挑選與之相近的平面。因為地電平面(包括電源和地)分割,例如地層被分割為數字地

10、、模擬地、屏蔽地等,當數字信號走到模擬地線區域時,就會產生地平面回流噪聲。 斷點,是信號線上阻抗驟然轉變的點。如用過孔(via)將信號輸送到板子的另一側,板間的垂直金屬部分是不行控阻抗,這樣的部分越多,線上不行控阻抗的總量就越大。這會增大反射。還有,從水平方向變為垂直方向的90%26;176;的拐點是一個斷點,會產生反射。假如這樣的過孔不能避開,那么盡量削減它的浮現。在一定程度上,我們只能削弱因電源不完整帶來的系列不良結果,普通會從降低信號線的串繞、加去耦電容、盡量提供完整的接地層等措施著手。4 emcemc包括電磁干擾和電磁抗干擾兩個部分。普通數字電路ems能力較強,但是emi較大。電磁兼容

11、技術的控制干擾,在策略上采納了主動預防、整體規劃和“對抗”與“疏導”相結合的方針。主要的emc設計規章有: 20h規章。powerplane(電源平面)板邊緣小于其與groundplane(地平面)間距的20倍。 接地面處理。接地平面具有電磁學上映象平面(imageplane) 的作用。若信號線平行相鄰于接地面,可產生映像電流抵消信號電流所造成的輻射場。pcb上的信號線會與相鄰的接地平面形成微波工程中頻繁的micro-strip line(微帶線)或strip line(帶狀線)結構,電磁場會集中在pcb的介質層中,減低電磁輻射。由于,strip line的emi性能要比micro-strip

12、 line的性能好。所以,一些輻射較大的走線,如時鐘線等,最好走成strip line結構。 混合信號pcb的分區設計。第一個原則是盡可能減小電流環路的面積;其次個原則是系統只采納一個參考面。相反,假如系統存在兩個參考面,就可能形成一個偶極天線;而假如信號不能通過盡可能小的環路返回,就可能形成一個大的環狀天線。對于實在必需跨區的狀況,需要通過,在兩區之間加銜接高頻電容等技術。 通過pcb分層堆疊設計控制emi輻射。pcb分層堆疊在控制emi輻射中的作用和設計技巧,通過合適的疊層也可以降低emi。從信號走線來看,好的分層策略應當是把全部的信號走線放在一層或若干層,這些層緊挨著電源層或接地層。對于

13、電源,好的分層策略應當是電源層與接地層相鄰,且電源層與接地層的距離盡可能小,這就是我們所講的“分層策略。 降低emi的機箱設計。實際的機箱屏蔽體因為創造、裝配、修理、散熱及觀看要求,其上普通都開有外形各異、尺寸不同的孔縫,必需實行措施來抑制孔縫的電磁泄漏。普通來說,孔縫泄漏量的大小主要取決于孔的面積、孔截面上的最大線性尺寸、頻率及孔的深度。 其它技術。在ic的電源引腳附近合理地安置適當容量的電容,可使ic輸出電壓的跳變來得更快。然而,問題并非到此為止。因為電容呈有限頻率響應的特性,這使得電容無法在全頻帶上生成整潔地驅動ic輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態電壓在去耦路徑的電

14、感兩端會形成電壓降,這些瞬態電壓就是主要的共模emi干擾源。為了控制共模emi,電源層要有助於去耦和具有足夠低的電感,這個電源層必需是一個設計相當好的電源層的配對。問題的答案取決于電源的分層、層間的材料以及工作頻率(即ic升高時光的函數)。通常,電源分層的間距是0.5mm(6mil),夾層是fr4材料,則每平方英寸電源層的等效電容約為75pf。明顯,層間距越小電容越大。5 熱設計電子元件密度比以前高了無數,同時功率密度也相應有了增強。因為電子元器件的性能會隨溫度發生變幻,溫度越高其電氣性能會越低。(1)數字電路散熱原理器件產生的熱量來源于芯片的功耗,熱量的累積必然導致半導體結點溫度的上升。隨著

15、結點溫度的提高,半導體器件性能將會下降,因此芯片廠家都規定了半導體器件的結點溫度。在高速電路中,芯片的功耗較大,在正常條件下的散熱不能保證芯片的結點溫度不超過允許工作溫度,因此需要考慮芯片的散熱問題。在通常條件下,熱量的傳遞通過傳導、對流、輻射3種方式舉行。散熱時需要考慮3種傳熱方式。例如用法導熱率好的材料,如銅、鋁及其合金做導熱材料,通過增強風扇來加強對流,通過材料處理來增加輻射能力等。容易熱量傳遞模型: 熱量分析中引入一個熱阻參數,類似于電路中的電阻。假如電路中的電阻計算公式為r=e/i,則對應的熱阻對應公式為r=t/p(p表示功耗,單位w;t表示溫差,單位)。熱阻的單位為/w,表示功率增強1w時所引起的溫升。考慮集成芯片的熱量傳遞,可以用法圖5描述的溫度計算模型。由上所述,可推導出tctjp%26;215; rjc也就是說,當tc實測值小于按照數據手冊所提供數據計算出的最大值時,芯片可正常工作。(2)散熱處理為了保證芯片能夠正常工作,必需使tj不超過芯片廠家提供的允許溫度。按照tj=ta+p%26;215;r可知,假如環境溫度降低,或者功耗削減、熱阻降低等都能夠使tj降低。實際用法中,對環境溫度的要求可能比較苛刻,功耗降低只能依賴芯片廠家技術,所以為了保證芯片的正常工作,設計人員只能在降低熱

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論