FPGA實驗報告5 模4遞增計數器_第1頁
FPGA實驗報告5 模4遞增計數器_第2頁
FPGA實驗報告5 模4遞增計數器_第3頁
FPGA實驗報告5 模4遞增計數器_第4頁
FPGA實驗報告5 模4遞增計數器_第5頁
已閱讀5頁,還剩3頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

Lab5模4遞增計數器 集成1101班實驗目的熟悉用Quartus編譯Verilog語言的方法。掌握用VerilogHDL語言描述模4遞增計數器的方法。學會FPGAI/O引腳分配和實現過程。實驗內容使用Verilog語言實現模4遞增計數器。使用Lab4中D或JK觸發器作為模塊單元。得到仿真波形。使用DE0開發板下載。代碼分析主模塊實現對D_FF的調用和最后輸出。輸入時鐘信號CP和控制信號nCR,輸出NQ0和NQ1,表示一個兩位二進制數。modulecounter(NQ0,NQ1,CP,nCR);outputNQ0,NQ1;inputCP,nCR;wireQ0,Q1;D_FFF0(Q0,~Q0,CP,nCR);D_FFF1(Q1,~Q1,Q0,nCR);assignNQ0=~Q0,NQ1=~Q1;endmoduleD_FF模塊實現用D觸發器計數。當Rd=0時,Q清零;當Rd=1時,在CP的上升沿,Q=D.moduleD_FF(Q,D,CP,Rd);outputQ;inputD,CP,Rd;regQ;always@(posedgeCPornegedgeRd)if(~Rd)Q<=1'b0;elseQ<=D;endmodule實驗步驟(1)打開Quartus9.1軟件,選擇“File=>NewProjectWizard”,在彈出的窗口中輸入項目的名稱和存儲位置。(2)單擊兩次Next后,選擇實驗板的具體型號。(3)在“File=>New”的窗口中選擇建立Verilog文件。(4)單擊OK后,在Quartus窗口的右方看到該文件,寫入代碼后選擇“File=>Save”,將文件保存在與項目文件同樣的位置即可。然后可以看到如下狀態:(5)選擇“Processing=》StartCompilation”開始編譯,編譯通過后可以查看生成的Report。(6)選擇“file->new->vectorwaveeformfile”生成波形圖,設置波形。(7)選擇“processing-》generatefunctionalsimulationnetlist”,再選擇“processing=》Startsimulation”,生成波形。(8)選擇“assignment=》pins”設置引腳。(9)選擇“Tools=>Programmer”,此時還沒有在此項目中安裝硬件。選擇HardwareSetup安裝硬件。因為DEO板是通過USB連接,故選擇USB-Blaster。然后選擇Close。(10)回到Programmer對話框,此時已經有硬件的相關信息。單擊Start開始在DEO板上運行。實驗結果在DEO開發板中測試,能實現預期結果。輸入CP接button0,nCR接sw0,輸出接LEDG0和LEDG1。當保持nCR=1時,按button0,LED顯示呈現00,01,10,11跳變,實現了遞增計數;當nCR=0時,實現清零。實驗總結通過這個實驗讓我熟悉了與DEO實驗板相關的一系列實驗流程,掌握Quartus軟件的一些常用操作。通過

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論