(5.11.1)-常用的組合邏輯電路器件1_第1頁
(5.11.1)-常用的組合邏輯電路器件1_第2頁
(5.11.1)-常用的組合邏輯電路器件1_第3頁
(5.11.1)-常用的組合邏輯電路器件1_第4頁
(5.11.1)-常用的組合邏輯電路器件1_第5頁
已閱讀5頁,還剩1頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

課點19常用的組合邏輯電路器件一、編碼器

用一定位數的數碼表示特定信息的過程稱為編碼。

通過編碼獲得的不同二進制數的組合稱為代碼。

用二進制代碼表示特定信息的過程,稱為二進制編碼。

用二進制代碼表示1位十進制數的過程,稱為二—十進制編碼。

實現編碼操作的電路稱為編碼器。

常用的編碼器有二進制編碼器和二—十進制編碼器兩種。(一)二進制編碼器用n位二進制代碼對N=2n個信號進行編碼的電路,稱為二進制編碼器。二進制編碼器輸入為N=2n個信號,輸出為n位二進制代碼。3位二進制編碼器真值表

74LS148優先編碼器輸出位數為n時,輸入端的數量為2n。(二)8線—3線優先編碼器74LS1481234567816151413121110974LS14874LS148的管腳排列圖

當使能輸入端S=1時,電路處于禁止編碼狀態,所有的輸出端全部輸出高電平“1”;當使能輸入端S=0時,電路處于正常編碼狀態,輸出端的電平由I0~I7

的輸入信號而定。I7的優先級別最高,I0級別最低。I0~I7為輸入端,Y0~Y2為輸出端,S為使能輸入端,OE為使能輸出端,GS為片優先編碼輸出端。“非”號表示低電平有效。

使能輸出端OE

=0時,表示電路處于正常編碼同時又無輸入編碼信號的狀態。

片優先編碼輸出端GS=0時,表示電路處于正常編碼且又有編碼信號輸入時的狀態。74LS148編碼器的邏輯功能電路圖&&&11111111000001010011100101110111二、

譯碼器

譯碼和編碼的過程相反。通過譯碼可將輸入的二進制代碼按編碼時的原意譯成對應的特定信息或十進制數碼輸出。譯碼器是一個多輸入、多輸出的組合邏輯電路。1234567816151413121110974LS138

由74LS138芯片的管腳排列圖可看出,它是一個有16個管腳的數字集成電路,除電源、“地”兩個端子外,還有三個輸入端A2、A1、A0,八個輸出端Y0~Y7,三個使能端G1、G2A、G2B。××××××000001010011100101110111111111111111111111011111111101111111110111111111011111111101111111110111111111011111111101111111110

×10×1010101010101010輸出輸入G2AA2G2BY3Y5Y4A0A1G1Y2Y0Y7Y6Y174LS138譯碼器真值表

從真值表可看出,當輸入使能端G1為低電平0時,無論其它輸入端為何值,輸出全部為高電平1;當輸入使能端G2A和G2B中至少有一個為高電平1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論