射頻集成電路設計中的常見問題及方案解析_第1頁
射頻集成電路設計中的常見問題及方案解析_第2頁
射頻集成電路設計中的常見問題及方案解析_第3頁
免費預覽已結束,剩余1頁可下載查看

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、Word文檔射頻集成電路設計中的常見問題及方案解析 1. RF無線電路設計中的常見問題 (RF) PCB設計,在目前公開出版的理論上具有許多不確定性,常被形容為一種"黑色藝術'。通常狀況下,對于微波以下頻段的電路( 包括低頻和低頻數字電路) ,在全面把握各類設計原則前提下的認真規劃是一次性勝利設計的保證。對于微波以上頻段和高頻的PC類數字電路,則需要23個版本的PCB方能保證電路品質。而對于微波以上頻段的RF電路,則往往需要更多版本的PCB設計并不斷完善,而且是在具備相當閱歷的前提下。由此可知RF電設計上的困難。 數字電路模塊和模擬電路模塊之間的干擾 假如模擬電路和數字電路單

2、獨工作,可能各自工作良好。但是,一旦將二者放在同一塊電路板上 使用同一個電源一起工作, 整個系統很可能就不穩定。這主要是由于數字信號頻繁地在地和正電源3 V) 之間搖擺,而且周期特殊短,經常是納秒級的。由于較大的振幅和較短的切換時間, 使得這些數字信號包含大量且單獨于切換頻率的高頻成分。在模擬部分,從無線調諧回路傳到無線設備接收部分的信號一般小于1V。因此數字信號與信號之間的差別會達到120dB。明顯, 假如不能使數字信號與信號很好地分別,微弱的信號可能遭到破壞,這樣一來,無線設備工作性能就會惡化,甚至完全不能工作。 供電電源的噪聲干擾 電路對于電源噪聲相當敏感,尤其是對毛刺電壓和其他高頻諧波

3、。微掌握器會在每個內部時鐘周期內短時間突然吸入大部分電流,這是由于現代微掌握器都采納CMOS工藝制造。因此,假設一個微掌握器以1MHz的內部時鐘頻率運行,它將以此頻率從電源提取電流。假如不實行合適的電源去耦,必將引起電源線上的電壓毛刺。假如這些電壓毛刺到達電路RF部分的電源引腳,嚴峻時可能導致工作失效。 不合理的地線 假如RF 電路的地線處理不當,可能產生一些驚奇的現象。對于數字電路設計,即使沒有地線層,大多數數字電路功能也表現良好。而在RF 頻段,即使一根很短的地線也會如電感器一樣作用。粗略地計算,每毫米長度的電感量約為1nH,433MHz時10mmPCB線路的感抗約27。假如不采納地線層,

4、大多數地線將會較長,電路將無法具有設計的特性。 天線對其他模擬電路部分的輻射干擾 在PCB電路設計中,板上通常還有其他模擬電路。例如,很多電路上都有模/數轉換(ADC)或數/模轉換器(DAC)。發送器的天線發出的高頻信號可能會到達ADC的模擬輸入端。由于任何電路線路都可能如 天線一樣發出或接收RF信號。假如ADC輸入端的處理不合理,RF信號可能在ADC輸入的ESD二極管內自激,從而引起ADC偏差。 2. RF電路設計原則及方案 RF布局概念 在設計RF布局時,必需優先滿意以下幾個總原則: ( 1)盡可能地把高功率RF放大器(HPA)和低噪音放大器(LNA)隔離開來,簡潔地說 就是讓高功率RF放

5、射電路遠離低功率RF 接收電路; ( 2)確保PCB板上高功率區至少有一整塊地,最好上面沒有過孔,當然,銅箔面積越大越好; ( 3)電路和電源去耦同樣也極為重要; ( 4)RF輸出通常需要遠離RF輸入; ( 5)敏感的模擬信號應當盡可能遠離高速數字信號和RF信號。 物理分區和電氣分區設計原則 設計分區可以分解為物理分區和電氣分區。物理分區主要涉及元器件布局、方向和屏蔽等; 電氣分區可以連續分解為電源安排、RF走線、敏感電路和信號以及接地等的分區。 物理分區原則 ( 1)元器件位置布局原則。元器件布局是實現一個優秀RF設計的關鍵,最有效的技術是首先固定位于RF路徑上的元器件并調整其方向,以便將R

6、F路徑的長度減到最小,使輸入遠離輸出,并盡可能遠地分別高功率電路和低功率電路。 ( 2)PCB堆疊設計原則。最有效的電路板堆疊方法是將主接地面(主地)支配在表層下的其次層,并盡可能將RF線布置在表層上。將RF路徑上的過孔尺寸減到最小,這不僅可以削減路徑電感, 而且還可以削減主地上的虛焊點, 并可削減RF能量泄漏到層疊板內其他區域的機會。 ( 3)器件及其RF布線布局原則。在物理空間上,像多級放大器這樣的線性電路通常足以將多個RF區之間相互隔離開來,但是雙工器、混頻器和中頻放大器/混頻器總是有多個RF/IF 信號相互干擾,因此必需當心地將這一影響減到最小。RF與IF跡線應盡可能十字交叉,并盡可能

7、在它們之間隔一塊地。正確的RF路徑對整塊PCB的性能特別重要,這就是元器件布局通常在蜂窩電話PCB設計中占大部分時間的緣由。 ( 4) 降低高/低功率器件干擾耦合的設計原則。在蜂窩電話PCB上,通常可以將低噪音放大器電路放在PCB的某一面,而將高功率放大器放在另一面,并最終通過雙工器把它們在同一面上連接到RF端和基帶處理器端的天線上。要用技巧來確保通孔不會把RF能量從板的一面傳遞到另一面,常用的技術是在二面都使用盲孔。可以通過將通孔支配在PCB板二面都不受RF干擾的區域來將通孔的不利影響減到最小。 電氣分區原則 ( 1) 功率傳輸原則。蜂窩電話中大多數電路的直流電流都相當小,因此,布線寬度通常

8、不是問題。不過,必需為高功率放大器的電源單獨設定一條盡可能寬的大電流線,以將傳輸壓降減到最低。為了避開太多電流損耗,需要采納多個通孔來將電流從某一層傳遞到另一層。 ( 2)高功率器件的電源去耦。假如不能在高功率放大器的電源引腳端對它進行充分的去耦,那么高功率噪聲將會輻射到整塊板上,并帶來多種的問題。高功率放大器的接地相當關鍵,常常需要為其設計一個金屬屏蔽罩。 ( 3)RF輸入/輸出隔離原則。在大多數狀況下,同樣關鍵的是確保RF 輸出遠離RF 輸入。這也適用于放大器、緩沖器和濾波器。在最壞狀況下,假如放大器和緩沖器的輸出以適當的相位和振幅反饋到它們的輸入端,那么它們就有可能產生自激振蕩。在最好狀

9、況下,它們將能在任何溫度和電壓條件下穩定地工作。實際上,它們可能會變得不穩定,并將噪音和互調信號添加到RF 信號上。 ( 4)濾波器輸入/輸出隔離原則。假如信號線不得不從濾波器的輸入端繞回輸出端,那么,這可能會嚴峻損害濾波器的帶通特性。為了使輸入和輸出良好地隔離,首先必需在濾波器四周布置一圈地,其次濾波器下層區域也要布置一塊地,并與圍繞濾波器的主地連接起來。把需要穿過濾波器的信號線盡可能遠離濾波器引腳也是個好方法。此外,整塊板上各個地方的接地都要非常當心,否則可能會在不知覺之中引入一條不盼望發生的耦合通道。 (5)數字電路和模擬電路隔離。在全部PCB設計中,盡可能將數字電路遠離模擬電路是一條總的原則,它同樣適用于RF PCB設計。公共模擬地和用于屏蔽和隔開信號線的地通常是同等重要的,由于疏忽而引起的設計更改將可能導致即將完成的設計又必需推倒重來。同樣應使RF線路遠離模擬線路和一些很關鍵的數字信號,全部的RF走線、焊盤和元件四周應盡可能多地填接地銅

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論