




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
MOOC數字電子技術基礎-哈爾濱工業大學中國大學慕課答案邏輯代數基礎1、問題:同模擬信號相比,數字信號具有________性。一個數字信號只有________種取值,分別表示為________和________。選項:A、連續性,2,1,2B、數字性,2,1,2C、對偶性,2,0,1D、離散性,2,0,1正確答案:【離散性,2,0,1】2、問題:二進制數10111011等于十進制數。選項:A、107B、187C、287D、256正確答案:【187】3、問題:十進制數437的8421BCD碼是。選項:A、010000110111B、110001110011C、110110101D、010000111111正確答案:【010000110111】4、問題:邏輯代數中有三種基本運算:________、________和________。選項:A、與,或,非B、與非,或非,與或非C、與非,或,與或D、或非,與或,與或非正確答案:【與,或,非】5、問題:與運算的法則可概括為:有0出________,全1出________;類似地或運算的法則為________。選項:A、1,0,有1出1,全0出0B、0,1,有1出1,全0出0C、0,1,有0出1,全0出0D、0,1,有1出1,全1出0正確答案:【0,1,有1出1,全0出0】6、問題:在下列編碼中,編碼方式抗干擾能力強。選項:A、格雷碼B、余三碼C、自然二進制碼D、8421BCD碼正確答案:【格雷碼】7、問題:下列說法中與BCD碼的性質不符的是。選項:A、一組4位二進制數組成的數碼只能表示1位十進制數。B、BCD碼有多種碼制。C、BCD碼是一組4位二進制數,能表示十六以內的十進制數。D、BCD碼是一種用4位二進制數表示1位十進制數的代碼。正確答案:【BCD碼是一組4位二進制數,能表示十六以內的十進制數。】8、問題:已知某邏輯函數表達式選項:,則其對偶式為。A、B、C、D、正確答案:【】9、問題:數字信號是指。選項:A、在時間上離散的信號。B、在數值上離散的信號。C、時間上離散、數值上連續的信號。D、在時間和數值上都離散的信號。正確答案:【在時間和數值上都離散的信號。】10、問題:已知邏輯變量A、B,則選項:對應的邏輯運算關系是。A、與或非邏輯運算B、或非邏輯運算C、異或邏輯運算D、同或邏輯運算正確答案:【異或邏輯運算】11、問題:已知邏輯變量A、B,則選項:對應的邏輯運算關系是。A、與或非邏輯運算B、或邏輯運算C、異或邏輯運算D、同或邏輯運算正確答案:【同或邏輯運算】12、問題:N進制數轉為十進制數的位權展開式為。選項:A、B、C、D、正確答案:【】13、問題:在下列邏輯式中,正確的邏輯公式是。選項:A、B、C、D、正確答案:【】14、問題:在邏輯運算中,如果X+Y=X+Z,那么Y=Z。選項:A、正確B、錯誤正確答案:【錯誤】15、問題:在邏輯運算中,如果XY=XZ,那么Y=Z。選項:A、正確B、錯誤正確答案:【錯誤】16、問題:在邏輯運算中,如果選項:,那么。A、正確B、錯誤正確答案:【正確】17、問題:已知邏輯變量A、B、C,則系。與為非邏輯運算關選項:A、正確B、錯誤正確答案:【錯誤】18、問題:選項:A、正確B、錯誤正確答案:【正確】19、問題:選項:A、正確B、錯誤正確答案:【正確】20、問題:選項:A、正確B、錯誤正確答案:【錯誤】21、填空題:與非邏輯運算的法則可概述為:有出,全出。正確答案:【0,1,1,0##%_YZPRLFH_%##0110##%_YZPRLFH_%##0,1,1,0##%_YZPRLFH_%##0110】22、填空題:或非邏輯運算的法則可概述為:有出,全出。正確答案:【1,0,0,1##%_YZPRLFH_%##1001##%_YZPRLFH_%##1,0,0,1##%_YZPRLFH_%##1001】23、填空題:已知邏輯變量A、B,則正確答案:【反##%_YZPRLFH_%##非】與為邏輯運算關系。24、填空題:循環碼的特點是相鄰的2個編碼之間只有位碼元不同。正確答案:【1##%_YZPRLFH_%##一】25、填空題:正確答案:【49】邏輯函數的代數化簡1、問題:邏輯函數F(A,B,C,D)=AB+BC+CD寫成最小項之和,其結果應為∑m(__________);寫成最大項之積,其結果應為∏M(______________)。選項:A、(3,6,7,10,12,13,14,15);(0,1,2,4,5,8,9,11)B、(3,6,7,11,12,13,14,15);(0,1,2,4,5,8,9,10)C、(3,6,7,11,14,15);(0,1,2,4,5,8,9,10)D、(3,6,7,11,12,13,14,15);(0,1,2,8,9,10)正確答案:【(3,6,7,11,12,13,14,15);(0,1,2,4,5,8,9,10)】2、問題:用公式法將下列函數化簡為最簡與-或式,則正確答案為。選項:A、1,ADB、0,ADC、1,ACDD、1,正確答案:【1,AD】3、問題:根據反演規則,若選項:,則。A、B、C、D、正確答案:【】4、問題:下列說法不正確的是______。選項:A、全部最小項之和恒等于1B、最小項的反是最大項C、最小項的對偶式是最大項D、任意兩個最小項和(i≠j)的乘積恒等于1和(i≠j)的乘積恒等于1】正確答案:【任意兩個最小項5、問題:函數。選項:的最簡與-或式為,其對偶式的最簡與-或式為A、,B、,C、,,D、正確答案:【,】6、問題:邏輯函數有多種表示方式,其中可以唯一地描述一個邏輯函數的方式是。選項:A、真值表B、邏輯表達式C、邏輯電路圖D、工作波形圖正確答案:【真值表】7、問題:已知邏輯函數F=ABC+CD,則在下列選項中令F=1的是。選項:A、A=0,BC=1B、B=1,C=1C、C=1,D=0D、BC=1,D=1正確答案:【BC=1,D=1】8、問題:下述錯誤的邏輯等式是。選項:A、B、C、D、正確答案:【】9、問題:邏輯等式選項:的反演式為。A、B、C、D、正確答案:【】10、問題:邏輯等式選項:的對偶式為。A、B、C、D、正確答案:【】11、問題:已知邏輯函數,試分析兩者之間的邏輯關系是。選項:,A、B、C、D、和互為對偶式正確答案:【】12、問題:用代數法化簡邏輯函數,則其最簡與-或式為。,則其最簡與-或式為。,則選項:A、BB、B+ADC、AB+DED、B+DE正確答案:【B】13、問題:用代數法化簡邏輯函數選項:A、B、C、D、正確答案:【】14、問題:用代數法化簡邏輯函數其最簡與-或式為。選項:A、B、C、D、正確答案:【】15、問題:用代數法化簡邏輯函數錯誤的化簡結果是。選項:,在下列化簡結果中,A、B、C、D、正確答案:【】16、問題:求一個邏輯函數F的對偶式,可以對原邏輯式進行如下變換,其中錯誤的是。選項:A、邏輯運算符號“.”、“+”互換B、邏輯變量保持不變C、原變量換成反變量,反變量換成原變量D、邏輯常量“0”、“1”互換正確答案:【原變量換成反變量,反變量換成原變量】17、填空題:已知有4個邏輯變量,它們能組成的最小項的個數為,這4個邏輯變量的任意兩個最小項相與,結果恒等于。正確答案:【16,0##%_YZPRLFH_%##160##%_YZPRLFH_%##16,0】18、填空題:已知有5個邏輯變量,它們能組成的最大項的個數為,這5個邏輯變量的任意兩個最大項相或,結果恒等于。正確答案:【32,1##%_YZPRLFH_%##32,1##%_YZPRLFH_%##321】19、填空題:已知有4個邏輯變量,它們能組成的最小項的個數為,這4個邏輯變量的全部最小項相或,結果恒等于。正確答案:【16,1##%_YZPRLFH_%##161##%_YZPRLFH_%##16,1】20、填空題:已知有3個邏輯變量,它們能組成的最大項的個數為,這3個邏輯變量的全部最大項相與,結果恒等于。正確答案:【8,0##%_YZPRLFH_%##80##%_YZPRLFH_%##8,0】21、填空題:已知某三變量邏輯函數的標準與-或式為F=∑m(1,4,5,6,7);則其標準或-與式為F=∏M(______________)。正確答案:【0,2,3##%_YZPRLFH_%##0,2,3##%_YZPRLFH_%##023】22、填空題:已知某三變量邏輯函數Y=∑m(______________)。,則其標準與-或式正確答案:【1,4,5,6,7##%_YZPRLFH_%##1,4,5,6,7##%_YZPRLFH_%##14567】23、填空題:已知某三變量邏輯函數Y(A,B,C)=∏M(______________)。,則其標準或-與式為正確答案:【0,2,3##%_YZPRLFH_%##0,2,3##%_YZPRLFH_%##023】24、填空題:已知某三變量邏輯函數F=∑m(______________)。,則其標準與-或式正確答案:【1,3,4,5,7##%_YZPRLFH_%##1,3,4,5,7##%_YZPRLFH_%##13457】25、填空題:已知某三變量邏輯函數F(A,B,C)=∏M(______________)。,則其標準或-與式為正確答案:【0,2,6##%_YZPRLFH_%##0,2,6##%_YZPRLFH_%##026】26、填空題:用代數法化簡邏輯函數,則其最簡與-或式為F=。正確答案:【A+B##%_YZPRLFH_%##B+A##%_YZPRLFH_%##a+b##%_YZPRLFH_%##b+a】邏輯函數的卡諾圖化簡1、問題:采用卡諾圖化簡邏輯函數如下圖所示,其中正確的化簡結果是。(1)(2)(3)(4)選項:A、(1)、(2)、(3)B、(2)、(3)、(4)C、(1)、(2)、(4)D、(1)、(2)、(3)、(4)正確答案:【(1)、(2)、(3)】2、問題:已知邏輯函數卡諾圖,則P(A,B,C)=∑m()。選項:,按照由高到低A,B,C的排序填寫函數A、=∑m(1,2,4)B、=∑m(1,2,3,7)C、=∑m(1,2,4,7)D、=∑m(1,2,4,6)正確答案:【=∑m(1,2,4,7)】3、問題:已知邏輯函數P(A,B,C)=∑m(3,5,6,7),卡諾圖化簡可得最簡與-或式為。選項:A、B、C、D、正確答案:【】4、問題:已知某邏輯函數的卡諾圖如下圖所示,圖中X為約束項。該邏輯函數的最簡與-或式為。選項:A、B、C、D、正確答案:【】5、問題:用卡諾圖化簡邏輯函數。選項:,則正確答案為A、B、C、D、正確答案:【】6、問題:用卡諾圖化簡邏輯函數,則正確答案為。選項:A、B、C、D、正確答案:【】7、問題:用卡諾圖化簡邏輯函數,則正確答案為。選項:A、B、C、D、正確答案:【】8、問題:用卡諾圖化簡邏輯函數,則正確答案為。選項:A、B、C、D、正確答案:【】9、問題:已知邏輯函數、,設,則在下列函數卡諾圖中,F的函數卡諾圖為。選項:A、圖(1)B、圖(2)C、圖(3)D、圖(4)正確答案:【圖(3)】10、問題:已知邏輯函數、,設,則邏輯函數F的最簡與-或式為。選項:A、B、C、D、正確答案:【】11、問題:用卡諾圖化簡邏輯函數,則其最簡與-或式為。選項:A、B、C、D、正確答案:【】12、問題:已知邏輯函數為,約束條件為AB+AC=0,用卡諾圖化簡得到最簡與-或式為。選項:A、B、C、D、正確答案:【】13、問題:已知邏輯函數、,試分析在下列卡諾圖中,分別與相對應的函數卡諾圖為。、、,則其最簡與-或式為。選項:A、B、C、D、正確答案:【】15、問題:已知邏輯函數為,約束條件為AB+AC=0,用卡諾圖化簡得到最簡與-或式,下述選項中錯誤的化簡結果為。選項:A、B、C、D、正確答案:【】簡單門電路與TTL門電路1、問題:在數字電路中,穩態時三極管一般工作在狀態。在下圖中,若則晶體管,此時=;欲使晶體管處于飽和狀態,需滿足的條件為。,選項:A、放大,截止,5V,B、開關,截止,3.7V,C、開關,飽和,0.3V,D、開關,截止,5V,正確答案:【開關,截止,3.7V,】2、問題:下圖為某門電路的特性曲線,試據此確定它的下列參數:輸出高電平;輸出低電平;輸入短路電流;高電平輸入漏電流。選項:A、3V,0.3V,1.4mA,0.02mAB、3V,0.3V,1.6mA,0.02mAC、3V,0.3V,0.02mA,1.4mAD、2V,0.3V,1.4mA,0.04mA正確答案:【3V,0.3V,1.4mA,0.02mA】3、問題:由TTL門組成的電路如下圖所示,已知它們的輸入短路電流=1.6mA,高電平輸入漏電流=40μA。試問:當A=B=1時,G1的電流為;A=0時,G1的電流為。選項:A、拉,3.2mA,灌,160μAB、灌,6.4mA,拉,160μAC、灌,3.2mA,拉,160μAD、灌,3.2mA,拉,80μA正確答案:【灌,3.2mA,拉,160μA】4、問題:TTL門電路扇出系數選項:;其含義為。A、或或;能帶同類門的數量B、;最多能帶同類門的數量C、;最多能帶同類門的數量;能帶同類門的數量或D、正確答案:【;最多能帶同類門的數量】,高電平噪聲容限5、問題:TTL邏輯門的低電平噪聲容限選項:。A、、B、、C、、D、、正確答案:【、】6、問題:在下圖所示電路中,二極管具有理想特性,試分析電路輸入A、B、C與輸出P的邏輯關系為。選項:A、B、C、D、正確答案:【】7、問題:在下圖所示電路中,二極管具有理想特性,試分析電路輸入A、B、C與輸出P的邏輯關系為。選項:A、B、C、D、正確答案:【】8、問題:由雙極型晶體管組成的開關電路,使其工作于飽和區的條件是。選項:A、B、C、D、(開啟電壓)正確答案:【】9、問題:設TTL異或門的輸入端為A、B,若將其作反相器使用,則A、B端應連接。選項:A、A、B端并聯在一起使用B、不能實現C、A或B端有1個接入高電平D、A或B端有1個接入低電平正確答案:【A或B端有1個接入高電平】10、問題:TTL門電路采用推拉式輸出結構,其主要優點是降低電路的,提高電路的能力。選項:A、傳輸延時時間,抗干擾B、靜態功耗,驅動負載C、傳輸延時時間,驅動負載D、靜態功耗,抗干擾正確答案:【靜態功耗,驅動負載】11、問題:已知某TTL非門的電壓傳輸特性、輸入和輸出特性曲線如下圖所示,則其高電平噪聲容限和低電平噪聲容限。選項:A、1.5V,0.7VB、0.7V,1.5VC、3V,0.8VD、0.8V,3V正確答案:【1.5V,0.7V】12、問題:已知某TTL非門的電壓傳輸特性、輸入和輸出特性曲線如下圖所示,則其扇出系數。選項:A、150B、5C、450D、15正確答案:【15】13、問題:電路如圖所示,設圖中元件參數選擇合理,晶體管工作于開關狀態,則電路的輸出邏輯函數表達式為。選項:A、B、C、D、正確答案:【】14、問題:電路如圖所示,設圖中元件參數選擇合理,晶體管工作于開關狀態,則電路的輸出邏輯函數表達式為。選項:A、B、C、D、正確答案:【】15、問題:電路如圖所示,設圖中元件參數選擇合理,晶體管工作于開關狀態,則電路的輸出邏輯函數表達式為。選項:A、B、C、D、正確答案:【】16、填空題:門電路結構如下圖所示,該電路實現了邏輯運算功能。正確答案:【與非】17、填空題:門電路結構如下圖所示,該電路實現了邏輯運算功能。正確答案:【非##%_YZPRLFH_%##反】18、填空題:設圖中PN結的導通壓降為0.7V,試求當電路輸入,時,晶體管VT1的基極電位V。正確答案:【1】19、填空題:設圖中PN結的導通壓降為0.7V,試求當電路的輸入時,VT1的基極電位V。正確答案:【2.1】20、填空題:數字電路中的三極管一般工作于區和區,而區只是一種過渡狀態。正確答案:【飽和,截止,放大##%_YZPRLFH_%##飽和截止放大##%_YZPRLFH_%##截止,飽和,放大##%_YZPRLFH_%##截止飽和放大##%_YZPRLFH_%##截止,飽和,放大##%_YZPRLFH_%##飽和,截止,放大】21、填空題:已知某邏輯電路的,,,,,則其高電平噪聲容限V。V。正確答案:【0.4】22、填空題:已知某邏輯電路的,,,則其低電平噪聲容限正確答案:【0.5】TTL門電路與其它門電路1、問題:TTL門電路輸入端懸空時,應視為;此時如用萬用表測量輸入端的電壓,讀數約為。選項:A、不定,1.4VB、高電平,3.5VC、低電平,0VD、高電平,1.4V正確答案:【高電平,1.4V】2、問題:集電極開路門在使用時須在與之間接一電阻。選項:A、輸出端,地B、輸出端,電源C、輸出端,輸入端D、電源,輸入端正確答案:【輸出端,電源】3、問題:CMOS門電路的特點:靜態功耗;而動態功耗隨著工作頻率的提高而;輸入電阻;噪聲容限于TTL門。選項:A、很大,增加,很大,低B、極低,減小,很大,高C、極低,增加,很大,高D、極低,增加,很大,低正確答案:【極低,增加,很大,高】4、問題:在下列門電路中,輸出端不可以并聯使用的是。選項:A、具有推挽輸出結構的TTL門電路B、集電極開路門(OC)C、三態門D、CMOS傳輸門正確答案:【具有推挽輸出結構的TTL門電路】5、問題:CMOS電路如下圖所示,TG為CMOS傳輸門,G為TTL與非門,則C=0時,P=;C=1時,P=。選項:A、,0B、1,AC、0,D、,1正確答案:【0,】6、問題:TTL門電路多余輸入端的正確處理方法是。選項:A、將與門、與非門的多余輸入端接地。B、將與門、與非門的多余輸入端通過電阻接地。C、將與門、與非門的多余輸入端接。D、將或門、或非門的多余輸入端懸空。正確答案:【將與門、與非門的多余輸入端接。】7、問題:使用TTL門電路時,其多余輸入端的正確處理方法是。選項:A、將或門、或非門的多余輸入端懸空。B、將或門、或非門的多余輸入端接。C、將與門、與非門的多余輸入端通過小電阻接地。D、將或門、或非門的多余輸入端接地。正確答案:【將或門、或非門的多余輸入端接地。】8、問題:使用CMOS門電路時,其多余輸入端的正確處理方法是。選項:A、將或門、或非門的多余輸入端懸空。B、將與門、與非門的多余輸入端懸空。C、將與門、與非門的多余輸入端接。D、將與門、與非門的多余輸入端接地。正確答案:【將與門、與非門的多余輸入端接。】9、問題:集電極開路門(OC門)常被用于。選項:A、輸出高、低電平以及高阻態B、構成開關電路,傳輸模擬、數字信號C、信號放大、整形和濾波D、實現“線與”和邏輯電平的轉換正確答案:【實現“線與”和邏輯電平的轉換】10、問題:能夠雙向傳輸數字信號的器件是。選項:A、三態門B、集電極開路門(OC門)C、漏極開路門(OD門)D、異或門正確答案:【三態門】11、問題:由TTL三態門組成的電路如圖所示,則電路的輸出邏輯函數表達式為。選項:A、B、C、D、正確答案:【】12、問題:圖示電路中G1為TTL三態門,G2為TTL與非門,萬用表的內阻20kΩ/V,量程5V。設電路輸出高電平=3.6V,輸出低電平=V。=0.3V。試分析當C=1、開關S閉合導通時,=V,選項:A、1.4V,0.3VB、0V,0.3VC、3.6V,0.3VD、1.4V,3.6V正確答案:【1.4V,0.3V】13、問題:圖示電路中G1為TTL三態門,G2為TTL與非門,萬用表的內阻20kΩ/V,量程5V。設電路輸出高電平當C=1、開關S截止關斷時,=V,=3.6V,輸出低電平=V。=0.3V。試分析選項:A、1.4V,0.3VB、0V,0.3VC、3.6V,0.3VD、1.4V,3.6V正確答案:【0V,0.3V】14、問題:圖示電路中G1為TTL三態門,G2為TTL與非門,萬用表的內阻20kΩ/V,量程5V。設電路輸出高電平=3.6V,輸出低電平=V。=0.3V。試分析當C=0、開關S閉合導通時,=V,選項:A、1.4V,0.3VB、0V,0.3VC、3.6V,0.3VD、1.4V,3.6V正確答案:【3.6V,0.3V】15、問題:圖示電路中G1為TTL三態門,G2為TTL與非門,萬用表的內阻20kΩ/V,量程5V。設電路輸出高電平=3.6V,輸出低電平=0.3V。試分析當C=0、開關S截止關斷時,=V,=V。選項:A、1.4V,0.3VB、0V,0.3VC、3.6V,0.3VD、1.4V,3.6V正確答案:【3.6V,0.3V】16、問題:下圖所示電路由CMOS門構成,試分析電路輸出的最簡與-或式為。選項:A、B、C、D、正確答案:【】17、問題:下圖所示CMOS門電路的邏輯功能是。選項:A、B、C、D、正確答案:【】18、問題:下圖所示CMOS門電路的邏輯功能是。選項:A、B、C、D、正確答案:【】19、問題:圖示為TTL門電路,該電路能夠實現非邏輯運算功能。選項:A、正確B、錯誤正確答案:【正確】20、問題:圖示為TTL門電路,該電路能夠實現非邏輯運算功能。選項:A、正確B、錯誤正確答案:【正確】21、問題:圖示為TTL門電路,該電路能夠實現非邏輯運算功能。選項:A、正確B、錯誤正確答案:【正確】22、問題:圖示為TTL門電路,該電路能夠實現非邏輯運算功能。選項:A、正確B、錯誤正確答案:【錯誤】23、問題:圖示為TTL門電路,該電路能夠實現非邏輯運算功能。選項:A、正確B、錯誤正確答案:【錯誤】24、問題:圖示為CMOS門電路,該電路能夠實現非邏輯運算功能。選項:A、正確B、錯誤正確答案:【錯誤】25、問題:圖示為CMOS門電路,該電路能夠實現非邏輯運算功能。選項:A、正確B、錯誤正確答案:【錯誤】26、問題:圖示為CMOS門電路,該電路能夠實現非邏輯運算功能。選項:A、正確B、錯誤正確答案:【錯誤】組合電路的分析與設計1、問題:分析如圖所示電路的邏輯功能,正確答案為。選項:A、當輸入不同時,輸出為1;當輸入相同時,輸出為0B、當輸入不同時,輸出為0;當輸入相同時,輸出為1C、當輸入有奇數個1時,輸出為1;否則為0D、當輸入有偶數個1時,輸出為1;否則為0正確答案:【當輸入有奇數個1時,輸出為1;否則為0】2、問題:設A、B為邏輯門的兩個端入端,Y為輸出。已知A、B和Y的波形如圖所示,則該門電路執行的是____邏輯操作。選項:A、與B、與非C、或D、或非正確答案:【與】3、問題:用與非門構成的邏輯電路如下圖所示,其中邏輯函數式錯誤的項是。選項:A、圖(1)B、圖(2)C、圖(3)D、圖(1)和圖(2)正確答案:【圖(3)】4、問題:與下圖所示邏輯圖相對應的正確邏輯關系為。選項:A、與非邏輯B、或非邏輯C、同或邏輯D、異或邏輯正確答案:【異或邏輯】5、問題:采用全加器組成的電路如圖所示,試分析電路輸出F1、F2、F3和F4的邏輯函數式為。選項:A、B、C、D、正確答案:【】6、問題:已知某三輸入的門電路,輸入信號A、B、C和輸出信號Y的波形如圖所示,則該門電路執行的是邏輯操作。選項:A、與B、與非C、或D、或非正確答案:【與非】7、問題:下圖所示電路中,與邏輯式Y1=AB+BC、Y2=(A+B)(A+C)對應的邏輯圖順序是。選項:A、圖(1);圖(2)B、圖(2);圖(1)C、圖(1);圖(1)D、圖(2);圖(2)正確答案:【圖(2);圖(1)】8、問題:在下圖中,與邏輯式Y1=A+BC、Y2=A(B+C)+BC對應的邏輯圖順序是。選項:A、圖(1);圖(2)B、圖(2);圖(1)C、圖(1);圖(1)D、圖(2);圖(2)正確答案:【圖(2);圖(1)】9、問題:下圖所示邏輯圖的正確邏輯函數式為。選項:A、B、C、D、正確答案:【】10、問題:下圖所示邏輯圖的正確邏輯函數式為。選項:A、B、C、D、正確答案:【】11、問題:從下圖所示邏輯圖中,選出不能實現“異或”邏輯關系的一項為_____。選項:A、圖(1)B、圖(2)C、圖(3)D、圖(4)正確答案:【圖(3)】12、問題:組合邏輯電路是由構成的。選項:A、觸發器B、門電路C、寄存器D、計數器正確答案:【門電路】13、問題:試分析下圖所示電路的邏輯功能,其輸出邏輯函數表達式為,電路的邏輯功能是。選項:A、,奇偶校驗器,全加器的和B、C、D、,全減器的差,數碼比較器,奇偶校驗器】正確答案:【14、問題:邏輯電路如下圖所示,當取S和C作為電路的輸出時,此電路的邏輯功能是。選項:A、全加器B、全減器C、半加器D、半減器正確答案:【全加器】15、問題:邏輯電路如下圖所示,當取P和L作為電路的輸出時,此電路的邏輯功能是。選項:A、全加器B、全減器C、半加器D、半減器正確答案:【半加器】16、問題:某水倉裝有大小兩臺水泵排水,如下圖所示。試設計一個水泵啟動、停止邏輯控制電路,設有3個水位傳感器H、M、L,水位高于傳感器為1,反之為0;水泵開動為“1”,停止為“0”。具體要求是:當水位在H以上時,大小水泵同時開動;水位在H、M之間時,只開大泵F2;水位在M、L之間時,只開小泵F1;水位在L以下時,停止排水。請寫出該控制電路輸出的最簡與-或表達式為和。選項:A、B、;;;C、D、;正確答案:【;】17、問題:用二輸入與非門實現的邏輯電路如下圖所示,試分析該電路的邏輯功能,下列說法正確的是。選項:A、該電路實現全加器的邏輯功能,X為和的輸出,Y為進位輸出。B、該電路實現全加器的邏輯功能,X為進位輸出,Y為和的輸出。C、該電路實現全減器的邏輯功能,X為差的輸出,Y為借位輸出。D、該電路實現全減器的邏輯功能,X為借位輸出,Y為差的輸出。正確答案:【該電路實現全減器的邏輯功能,X為差的輸出,Y為借位輸出。】18、問題:某汽車駕駛員培訓班進行結業考試,有三名評判員,其中A為主評判員,B和C為副評判員。在評判時,按照少數服從多數,并且得到主評判員的認可,方可通過的原則。根據題意進行設計,設裁判認可為1,成績通過為1,則該電路正確的輸出邏輯表達式為。選項:A、B、C、D、正確答案:【】19、問題:設計一個組合邏輯電路,輸入為4位二進制碼B3B2B1B0。要求實現的邏輯功能是:當B3B2B1B0是8421BCD碼輸入時,電路輸出Y=1;否則Y=0。要求用集電極開路的與非門設計實現該電路,則與之對應的邏輯表達式是。選項:A、B、C、D、正確答案:【】20、問題:組合邏輯電路的一般分析步驟如圖所示,按照ABCDEF的順序,填入如下分析步驟,正確的排序為。(1)列電路的真值表;(2)畫函數卡諾圖;(3)用公式法化簡邏輯函數;(4)從輸入到輸出逐級寫邏輯函數式;(5)分析電路的邏輯功能;(6)用卡諾圖化簡邏輯函數。選項:A、(1)?(4)?(3)?(2)?(6)?(5)B、(5)?(1)?(3)?(2)?(6)?(4)C、(4)?(2)?(6)?(3)?(1)?(5)D、(4)?(2)?(6)?(1)?(3)?(5)正確答案:【(4)?(2)?(6)?(3)?(1)?(5)】21、問題:已知某組合邏輯電路的工作波形如下圖所示,其中A、B為輸入信號,L為輸出信號,試分析電路輸出L的邏輯表達式為。選項:A、B、C、D、正確答案:【】22、問題:下列可以唯一描述組合邏輯電路功能的方式是。選項:A、卡諾圖B、邏輯電路圖C、工作波形圖D、VHDL正確答案:【卡諾圖】代碼轉換電路1、問題:用最小項譯碼器74LS138和邏輯門組成的電路如圖所示,求電路輸出Y=,Z=,實現功能。選項:A、,,全加器B、C、,,,,全加器,全減器,全減器D、正確答案:【,,全加器】2、問題:由集成四位全加器74LS283和或非門構成的電路如圖所示,已知輸入DCBA為8421BCD碼,試分析并寫出表達式,輸出為碼。選項:A、D+CB+AB;2421BCD碼B、D+CB+AB;5421BCD碼C、D+CB+CA;2421BCD碼D、D+CB+CA;5421BCD碼正確答案:【D+CB+CA;2421BCD碼】3、問題:下圖所示LED顯示器件為共極,使用時,通常在a~g7個輸入端串聯阻值為300W~500W的電阻,其作用為。選項:A、陽;限流B、陰;限流C、陰;限壓D、陽;限壓正確答案:【陰;限流】4、問題:由3線/8線譯碼器74LS138和與非門構成的電路如圖所示,電路輸出P1=,實現功能。選項:A、,一致性判別電路B、,奇偶校驗電路,一致性判別電路,奇偶校驗電路C、D、正確答案:【,一致性判別電路】5、問題:下表所示為某電路的功能真值表,輸入為S3、S2、S1、S0,輸出為D1、D0,此電路稱為。選項:A、加法器B、譯碼器C、代碼轉換譯碼器D、編碼器正確答案:【編碼器】6、問題:由3線/8線譯碼器74LS138和與非門構成的電路如下圖所示,試分析并說明其邏輯功能是。選項:A、全加器B、全減器C、奇偶校驗電路D、一致性判別電路正確答案:【全減器】7、問題:用集成四位全加器74LS283和二輸入與非門設計代碼轉換電路如下圖所示,設電路輸入DCBA為8421BCD碼,試分析全加器的輸出是碼。選項:A、余三碼B、5421BCD碼C、2421BCD碼D、循環碼正確答案:【5421BCD碼】8、問題:計算機鍵盤上有101個按鍵,若用二進制代碼對其進行編碼,則至少用位二進制碼。選項:A、6B、7C、8D、101正確答案:【7】9、問題:由2線/4線譯碼器構成的電路如下圖所示,試分析其對應的最簡與-或表達式為。選項:A、B、C、D、正確答案:【】10、問題:8線-3線優先編碼器74148接通電源后,其使能輸出端輸出低電平,則其原因可能是。選項:A、電源有問題B、芯片沒有輸入有效編碼C、使能輸入端沒有接地D、芯片擴展端沒有接高電平正確答案:【芯片沒有輸入有效編碼】11、問題:已知8線-3線優先編碼器74148的功能表如圖(a)所示,請分析判斷圖(b)所示電路的輸出編碼B3B2B1B0為。選項:A、0100B、1011C、0101D、1010正確答案:【0100】12、問題:已知8線-3線優先編碼器74148的功能表如圖(a)所示,請分析判斷圖(b)所示電路的輸出編碼B3B2B1B0為。選項:A、1111B、0000C、0111D、1000正確答案:【1111】13、問題:用集成四位全加器74283和組合邏輯電路設計的代碼轉換電路如圖所示。設電路輸入DCBA為8421BCD碼,若要電路輸出S3S2S1S0的編碼為余三碼,則74283的加數B3B2B1B0對應的輸入為。選項:A、,,,,,,,,,B、C、D、,正確答案:【,,,】14、問題:用集成四位全加器74283和組合邏輯電路設計的代碼轉換電路如圖所示。設電路輸入DCBA為余三碼,若要電路輸出S3S2S1S0的編碼為8421BCD碼,則74283的加數B3B2B1B0對應的輸入為。選項:A、,,,,,,,,,B、C、D、,正確答案:【,,,】15、問題:用集成四位全加器74283和組合邏輯電路設計的代碼轉換電路如圖所示。設電路輸入DCBA為8421BCD碼,若要電路輸出S3S2S1S0的編碼為5421BCD碼,則74283的加數B3B2B1B0對應的輸入為。選項:A、,,,,,,,,,B、C、D、,正確答案:【,,】16、問題:用集成四位全加器74283和組合邏輯電路設計的代碼轉換電路如圖所示。設電路輸入DCBA為8421BCD碼,若要電路輸出S3S2S1S0的編碼為2421BCD碼,則74283的加數B3B2B1B0對應的輸入為。選項:A、,,,,,,,,,B、C、D、,正確答案:【,,】17、問題:用于驅動共陰極數碼管的七段顯示譯碼電路,當顯示譯碼電路的七個輸出端狀態為abcdefg=0011111時,該譯碼器的數據輸入狀態(8421BCD碼)應為。選項:A、0011B、0110C、0101D、0100正確答案:【0110】18、問題:設計一個代碼轉換電路,要求輸入為4位自然二進制碼,輸出為4位循環碼。根據題意,符合設計要求的邏輯函數表達式和邏輯電路是。選項:A、(1)和(3)B、(1)和(4)C、(2)和(3)D、(2)和(4)正確答案:【(1)和(3)】19、問題:8線-3線優先編碼器74LS148接通電源后,無論編碼輸入怎樣變化,所有輸出均被封鎖在高電平,則其原因可能是。選項:A、電源有問題B、編碼輸入無效C、使能輸入端沒有接地D、芯片擴展端沒有接地正確答案:【使能輸入端沒有接地】20、問題:下列特性描述中,不屬于LED的特性。選項:A、功耗大B、響應時間短C、亮度較高D、工作電流較小正確答案:【工作電流較小】21、問題:下列特性描述中,不屬于LCD的特點。選項:A、功耗極小B、響應時間一般較LED長C、亮度較高D、工作電壓較低正確答案:【亮度較高】22、問題:下圖所示為實現8421BCD碼到7段碼轉換的顯示譯碼器框圖。設顯示譯碼器輸入端A、B、C、D輸入為8421BCD碼,電路輸出a~g能驅動共陰極數碼管顯示0~9十個字型。試分析顯示譯碼器g段輸出對應的最簡與-或式為。選項:A、B、C、D、正確答案:【】23、問題:要想實現8421BCD碼到余三碼的轉換,最簡單的設計方法是使用。選項:A、3線-8線譯碼器B、4位二進制加法器C、4位二進制數值比較器D、4選一數據選擇器正確答案:【4位二進制加法器】中規模集成電路1、問題:下圖所示為雙4選1數據選擇器構成的組合邏輯電路,輸入變量為A、B、C,輸出F1、F2的邏輯函數分別為、,其功能為。選項:A、,,,,全加器,全減器,全加器,全減器B、C、D、,正確答案:【,,全加器】2、問題:4選1數據選擇器的邏輯圖如圖所示,輸入變量A、B通過4個非門進入與門的輸入端。這4個非門具有和作用。選項:A、譯碼;緩沖或增加帶負載能力B、反相器;緩沖或增加帶負載能力C、編碼;反相器D、編碼;緩沖或增加帶負載能力正確答案:【反相器;緩沖或增加帶負載能力】3、問題:下列四個邏輯函數中存在“1”態冒險。選項:A、B、C、D、正確答案:【】4、問題:用圖(a)所示電路與圖b所示集成四位數碼比較器構成一個五位數碼比較器,L、Q、G分別接到74LS85的串行輸入端、、。選項:A、AB;A=B;ABB、AB;AB;A=BC、AB;A=B;ABD、AB;AB;A=B正確答案:【AB;A=B;AB】5、問題:下圖所示為8選1數據選擇器所構成的電路,試分析:當G1G0的取值為00時,電路輸出Y的邏輯表達式為。選項:A、B、C、D、正確答案:【】6、問題:下圖所示為8選1數據選擇器所構成的電路,試分析:當G1G0的取值為01時,電路輸出Y的邏輯表達式為。選項:A、B、C、D、正確答案:【】7、問題:下圖所示為8選1數據選擇器所構成的電路,試分析:當G1G0的取值為10時,電路輸出Y的邏輯表達式為。選項:A、B、C、D、正確答案:【】8、問題:下圖所示為8選1數據選擇器所構成的電路,試分析:當G1G0的取值為11時,電路輸出Y的邏輯表達式為。選項:A、B、C、D、正確答案:【】9、問題:用雙4選1數據選擇器74LS153實現的邏輯電路如下圖所示,試分析該電路的邏輯功能,下列說法正確的是。選項:A、該電路實現全加器的邏輯功能,Y1為和的輸出,Y2為進位輸出。B、該電路實現一致性判別的邏輯功能,Y1是判別為一致時的輸出,Y2為不一致的輸出。C、該電路實現奇偶校驗的邏輯功能,Y1為奇數輸出,Y2為偶數輸出。D、該電路實現全減器的邏輯功能,Y1為差的輸出,Y2為借位輸出。正確答案:【該電路實現全減器的邏輯功能,Y1為差的輸出,Y2為借位輸出。】10、問題:已知四變量邏輯函數,其輸入約束條件為。請寫出該函數的最簡與-或式,并判斷該式在輸入變量的何種取值下,會出現“0”態冒險現象。選項:A、,BCD的取值為“011”,ABC的取值為“001”,BCD的取值為“011”,ABC的取值為“001”,ABC的取值為“001”】B、C、D、正確答案:【11、問題:由8選1數據選擇器74151組成的電路如下圖所示,試分析電路的輸出函數為________。選項:A、B、C、D、正確答案:【】12、問題:由8選1數據選擇器74151和3線-8線譯碼器74138組成的電路如下圖所示,試分析該電路的邏輯功能是。選項:A、2位二進制數碼的減法運算,L2為借位輸出,L1L0為差的輸出。B、2位二進制數碼的加法運算,L2為進位輸出,L1L0為和的輸出。C、2位二進制數碼的比較運算,輸出L2表示AB,輸出L1表示A=B,輸出L0表示AB。D、2位二進制數碼的比較運算,輸出L2表示AB,輸出L1表示A=B,輸出L0表示AB。正確答案:【2位二進制數碼的比較運算,輸出L2表示AB,輸出L1表示A=B,輸出L0表示AB。】13、問題:由8選1數據選擇器74151組成的電路如圖(a)所示,已知電路輸入波形如圖(b)所示,試分析電路依次輸出的信號序列為________。選項:A、1000101010B、0100110011C、1011001100D、0111010101正確答案:【1011001100】14、問題:電路如圖所示,試分析該電路的邏輯功能是。選項:A、實現8421BCD碼到余三碼的代碼轉換B、實現4位二進制數的求補運算C、實現5421BCD碼到2421碼的代碼轉換D、實現2位二進制數的乘法運算正確答案:【實現2位二進制數的乘法運算】15、問題:下列表達式中不存在競爭冒險的有。選項:A、B、C、D、正確答案:【】16、問題:已知函數象。選項:,當變量的取值為時,將不出現冒險現A、B=C=1B、B=C=0C、A=1,C=0D、A=0,B=0正確答案:【B=C=0】17、問題:已知邏輯函數,要求在不改變電路功能的前提下,應將其轉換成形式可消除競爭冒險現象。選項:A、B、C、D、正確答案:【】18、問題:一個64選1的數據選擇器有個選擇變量(地址變量)輸入端。選項:A、6B、8C、16D、32正確答案:【6】19、問題:若用4選1數據選擇器設計函數F=A+B,設以A為選擇控制信號的高位,則數據輸入D0D1D2D3的狀態是。選項:A、0111B、1000C、1010D、0101正確答案:【0111】20、問題:設某數據選擇器的有3個地址輸入端,則該數據選擇器最多可以有個數據信號輸入端。選項:A、4B、6C、8D、16正確答案:【8】21、問題:試用一片8選1數據選擇器74151設計函數發生電路,其邏輯功能如下表所示。在下列邏輯電路中,正確的設計是。選項:A、圖(a)B、圖(b)C、圖(c)D、圖(d)正確答案:【圖(a)】22、問題:由雙4選1數據選擇器74153和門電路組成的組合邏輯電路如下圖所示,試分析電路輸出Z與輸入X3X2X1X0之間的邏輯關系為。選項:A、檢測8421BCD碼B、全加器C、編碼器D、偶數“1”檢測器正確答案:【檢測8421BCD碼】23、問題:設計一個3變量的組合邏輯電路,要求輸入為3位二進制數碼,當輸入可以被3整除時,電路輸出商值;當不能被3整除時,輸出為0。在下列圖示電路中,正確的設計是。選項:A、圖(a)B、圖(b)C、圖(c)D、圖(d)正確答案:【圖(b)】24、問題:由4位二進制數值比較器7485和4位二進制全加器74283構成的電路如下圖所示。試分析當電路輸入端A3A2A1A0輸入為1001時,輸出端S3S2S1S0的值為。選項:A、0110B、1100C、0101D、1010正確答案:【1100】觸發器1、問題:由兩個“或非”門組成的基本RS觸發器如圖所示,在下列真值表中,正確的真值表為。(1)(2)(3)(4)選項:A、表(1)B、表(2)C、表(3)D、表(4)正確答案:【表(2)】2、問題:電路如圖(a)和(b)所示,各觸發器的初態均為“0”,在CP作用下電路的輸出波形正確的是。(1)(2)(3)(4)選項:A、圖(1)B、圖(2)C、圖(3)D、圖(4)正確答案:【圖(1)】3、問題:D觸發器構成的電路如下圖所示,該電路能實現的功能。選項:A、T觸發器B、T'觸發器C、JK觸發器D、RS觸發器正確答案:【T觸發器】4、問題:邏輯電路如下圖所示,在下列真值表中,正確的真值表為。(1)(2)(3)(4)選項:A、表(1)B、表(2)C、表(3)D、表(4)正確答案:【表(2)】5、問題:下面所示電路中,能實現對時鐘信號二分頻的電路為。(1)(2)(3)(4)選項:A、圖(1)B、圖(2)C、圖(3)D、圖(4)正確答案:【圖(3)】6、問題:由與非門構成的基本RS觸發器的約束條件是。選項:A、B、C、D、正確答案:【】7、問題:由或非門構成的基本RS觸發器的約束條件是。選項:A、B、C、D、正確答案:【】8、問題:電路如下圖所示,狀態方程為的電路是。選項:A、圖(b)、(d)B、圖(c)、(d)C、圖(b)、(c)D、圖(a)、(d)正確答案:【圖(b)、(d)】9、問題:設下圖(a)所示觸發器的初態為“0”,已知CP、A、B和的工作波形如圖(b)所示。試分析判斷是Q的輸出波形。選項:A、QaB、QbC、QcD、Qd正確答案:【Qa】10、問題:設下圖所示邏輯電路中觸發器的初態均為“0”。試分析在給定電路輸入波形作用下,正確的電路輸出波形是。選項:A、置0B、置1C、D、正確答案:【】12、問題:邏輯電路如下圖所示,設圖中各觸發器的初態均為“0”。試分析在給定電路輸入波形作用下,正確的電路輸出波形是。選項:A、D觸發器B、T觸發器C、T'觸發器D、翻轉觸發器正確答案:【D觸發器】17、問題:由基本R-S觸發器和傳輸門構成的邏輯電路如下圖所示。試分析當X=0,=0,=1時,電路的輸出狀態為。選項:A、0態B、1態C、D、高阻態正確答案:【高阻態】18、問題:由基本R-S觸發器和傳輸門構成的邏輯電路如下圖所示。試分析當X=1,=0,=1時,電路的輸出狀態為。選項:A、0態B、1態C、D、高阻態正確答案:【1態】19、問題:邏輯電路如下圖所示,設觸發器的初態Q1Q0=00,試分析在第一個CP控制下,觸發器的新態Q1Q0=。選項:A、00B、01C、10D、11正確答案:【01】20、問題:邏輯電路如下圖所示,設觸發器的初態Q1Q0=00,試分析在第一個CP控制下,觸發器的新態Q1Q0=。選項:A、00B、01C、10D、11正確答案:【11】21、問題:邏輯電路如下圖所示,設觸發器的初態Q1Q0=11,試分析在第一個CP控制下,觸發器的新態Q1Q0=。選項:A、00B、01C、10D、11正確答案:【00】22、問題:邏輯電路如下圖所示,設觸發器的初態Q1Q0=11,試分析在第一個CP控制下,觸發器的新態Q1Q0=。選項:A、00B、01C、10D、11正確答案:【10】時序電路的分析與設計1、問題:由CMOS門構成的電路如圖所示,以下表述正確的是。選項:A、C=0時屬于組合電路,C=1時屬于組合電路B、C=0時屬于時序電路,C=1時屬于組合電路C、C=0時屬于組合電路,C=1時屬于時序電路D、C=0時屬于時序電路,C=1時屬于時序電路正確答案:【C=0時屬于組合電路,C=1時屬于時序電路】2、問題:時序邏輯電路如圖所示,觸發器初態為0。Z是CP的分頻。選項:A、3B、4C、5D、6正確答案:【3】3、問題:采用觸發器構成計數器。計數器的輸入、輸出波形如下圖所示,試分析至少需要個觸發器。選項:A、4B、3C、2D、1正確答案:【3】4、問題:邏輯電路如下圖所示,假設電路初始狀態Q2Q1Q0=000。試分析:由FF1和FF0構成的是進制計數器;以Q2為高位,試分析整個電路為進制計數器。選項:A、三,五B、三,六C、四,五D、四,六正確答案:【三,六】5、問題:以Q1為高位,試分析下圖所示邏輯電路的功能是進制計數器。選項:A、8,加法B、8,減法C、4,加法D、4,減法正確答案:【4,減法】6、問題:已知某同步時序邏輯電路的最簡狀態表包含的狀態數為m,相應的觸發器的個數為n,則m和n應滿足的關系。選項:A、B、C、D、正確答案:【】7、問題:時序邏輯電路根據輸出信號的特點,分為時序電路和時序電路。選項:A、Mealy型,Moore型B、同步,異步C、加法計數型,減法計數型D、環型,扭環型正確答案:【Mealy型,Moore型】8、問題:Moore型時序邏輯電路的輸出與有關。選項:A、當前時刻的外部輸入信號B、當前時刻的外部輸入信號和電路內部觸發器的現態C、電路內部觸發器的現態D、當前時刻的外部輸入信號和電路內部觸發器的新態正確答案:【電路內部觸發器的現態】9、問題:下列關于計數器的有效時序的說法,正確的是。選項:A、在計數循環內出現的電路狀態。B、能夠自啟動的所有電路狀態。C、在計數循環內出現的電路狀態,并且每個狀態都能穩定地保持1個時鐘周期。D、在計數循環外出現的電路狀態。正確答案:【在計數循環內出現的電路狀態,并且每個狀態都能穩定地保持1個時鐘周期。】10、問題:已知某時序電路的狀態轉換圖如下圖所示,試分析該電路的等價狀態是和。選項:A、S0、S4B、S3、S4C、S2、S3D、S1、S2正確答案:【S0、S4】11、問題:設計一個同步二進制計數器,控制信號為X,觸發器輸出為Q1Q0。要求:當X=0時,實現模M=4的加法計數功能;當X=1時,實現模M=3的加法計數功能。若選用JK觸發器進行設計,則每個觸發器的驅動方程為。選項:A、B、C、,,,D、,正確答案:【,】12、問題:設計一個序列監測器,當輸入X出現“000”序列時,監測器能夠識別并輸出Z=1。根據題意,正確的狀態轉換圖為。選項:A、圖(a)B、圖(b)C、圖(c)D、圖(d)正確答案:【圖(c)】13、問題:已知同步時序電路的狀態轉換圖如下圖所示,設觸發器輸出為Q1Q0,用輸出狀態的00、01、10分別代表S0、S1、S2。要求用D觸發器設計實現該電路,則D觸發器的驅動方程為。選項:A、B、C、,,,D、,正確答案:【,】14、問題:已知同步時序電路的狀態轉換圖如下圖所示,設觸發器輸出為Q1Q0,用輸出狀態的00、01、10分別代表S0、S1、S2。要求用D觸發器設計實現該電路,試分析電路的無效狀態11,在X=0時的次態是;在X=1時的次態是。選項:A、10,00B、11,11C、00,00D、00,01正確答案:【10,00】15、問題:設計一個同步時序電路,當輸入信號X=0時,按二進制規律遞增計數;當X=1時,按循環碼計數。設觸發器的初態Q2Q1為“00”。要求用JK觸發器進行設計,則每個觸發器的驅動方程為。選項:A、B、C、,,,D、,正確答案:【,】16、問題:時序邏輯電路在結構上必須包含,其輸出不僅取決于當前時刻的輸入,而且與有關。選項:A、觸發器,電路的新態B、存儲器件,電路的原態C、寄存器,電路的次態D、門電路,電路的現態正確答案:【存儲器件,電路的原態】17、問題:邏輯電路如下圖所示,以Q2為高位,試分析對該電路邏輯功能的正確描述是。選項:A、同步3進制加法計數器,能自啟動。B、同步3進制加法計數器,不能自啟動。C、同步4進制加法計數器。D、同步4進制減法計數器。正確答案:【同步3進制加法計數器,能自啟動。】18、問題:邏輯電路如下圖所示,以Q2為高位,試分析對該電路邏輯功能的正確描述是。選項:A、能自啟動的同步3進制加法計數器。B、同步2位二進制加法計數器。C、同步4進制減法計數器。D、同步2位二進制可逆計數器。正確答案:【同步2位二進制可逆計數器。】19、問題:邏輯電路如下圖所示,以Q3為高位,試分析對該電路邏輯功能的正確描述是。選項:A、不能自啟動的異步5進制加法計數器。B、能自啟動的異步5進制加法計數器。C、能自啟動的異步5進制減法計數器。D、不能自啟動的異步5進制減法計數器。正確答案:【能自啟動的異步5進制加法計數器。】20、問題:邏輯電路如下圖所示,以Q2為高位,試分析對該電路邏輯功能的正確描述是。選項:A、異步4進制加法計數器。B、異步4進制減法計數器。C、異步3進制加法計數器。D、異步3進制減法計數器。正確答案:【異步3進制加法計數器。】21、問題:邏輯電路如下圖所示,以Q2為高位,試分析當X=0時,該電路的邏輯功能是。選項:A、能自啟動的同步3進制加法計數器。B、能自啟動的同步3進制減法計數器。C、同步4進制加法計數器。D、同步4進制減法計數器。正確答案:【同步4進制減法計數器。】22、問題:邏輯電路如下圖所示,以Q2為高位,試分析當X=1時,該電路的邏輯功能是。選項:A、能自啟動的同步3進制加法計數器。B、能自啟動的同步3進制減法計數器。C、同步4進制加法計數器。D、同步4進制減法計數器。正確答案:【能自啟動的同步3進制減法計數器。】23、問題:邏輯電路如下圖所示,以Q3為高位,試分析對該電路邏輯功能的正確描述是。選項:A、不能自啟動的6進制減法計數器。B、不能自啟動的6進制加法計數器。C、六分頻電路。D、能自啟動的6進制計數器。正確答案:【六分頻電路。】24、問題:邏輯電路如下圖所示,以Q3為高位,試分析對該電路邏輯功能的正確描述是。選項:A、能自啟動的6進制加法計數器。B、不能自啟動的6進制加法計數器。C、不能自啟動的6進制減法計數器。D、能自啟動的6進制減法計數器。正確答案:【能自啟動的6進制減法計數器。】中規模集成時序電路1、問題:采用中規模加法計數器74LS163構成的電路如圖所示,該電路是進制加法計數器。選項:A、12B、13C、10D、9正確答案:【13】2、問題:由74LS161構成的電路如圖所示,Qd相對于CP是分頻,Qd的占空比是。選項:A、14;50%B、12;20%C、10;50%D、7;30%正確答案:【10;50%】3、問題:由集成異步計數器74LS90構成的電路如圖所示,分析計數進制,正確答案為。選項:A、圖(a)為四進制,圖(b)為五進制B、圖(a)為三進制,圖(b)為三進制C、圖(a)為四進制,圖(b)為四進制D、圖(a)為三進制,圖(b)為四進制正確答案:【圖(a)為三進制,圖(b)為四進制】4、問題:采用中規模加法計數器74LS161構成的電路如圖所示,該電路是進制加法計數器。選項:A、十四B、十二C、十五D、七正確答案:【十五】5、問題:采用異步2/5分頻計數器74LS90構成的電路如圖所示,該電路是進制加法計數器。選項:A、十B、十二C、十五D、七正確答案:【十】6、問題:由集成異步計數器74LS93構成的電路如圖所示,試分析它是進制的計數器。選項:A、12B、13C、10D、15正確答案:【12】7、問題:由集成異步計數器74LS93構成的電路如圖所示,試分析它是進制的計數器。選項:A、14B、7C、15D、8正確答案:【7】8、問題:采用中規模加法計數器74LS161構成的電路如圖所示,該電路是進制加法計數器。選項:A、16B、15C、13D、14正確答案:【13】9、問題:由集成異步計數器74LS90構成的電路如圖所示,試分析它是進制的計數器。選項:A、3B、4C、6D、7正確答案:【7】10、問題:采用中規模加法計數器74LS161構成的電路如圖所示,試分析該電路是進制加法計數器,輸出狀態QdQcQbQa是編碼。選項:A、10,5421BCD碼B、16,4位循環碼C、10,2421BCD碼D、16,4位自然二進制碼正確答案:【10,5421BCD碼】11、問題:由集成異步計數器74LS93構成的電路如圖所示,試分析下列描述正確的是。選項:A、該電路的邏輯功能是13進制加法計數器。B、由與非門構成的基本RS觸發器可以將譯碼數保持一個完整的時鐘周期。C、由與非門構成的基本RS觸發器可以將譯碼數保持半個時鐘周期,以實現可靠清零。D、該電路利用基本RS觸發器實現同步清零改進制的功能。正確答案:【由與非門構成的基本RS觸發器可以將譯碼數保持半個時鐘周期,以實現可靠清零。】12、問題:采用中規模加法計數器74LS161構成的電路如圖所示,試分析該電路是進制加法計數器。選項:A、10B、12C、15D、14正確答案:【14】13、問題:采用中規模加法計數器74LS161構成的電路如圖所示,試分析該電路是進制加法計數器。選項:A、115B、140C、116D、164正確答案:【116】14、問題:采用中規模加法計數器74LS161構成的電路如圖所示,若要構成65進制計數器,則預置數D7~D0為。選項:A、11101011B、10111110C、10111111D、11111011正確答案:【10111111】15、問題:在下圖所示電路中,不能構成100進制的電路是。選項:A、圖(a)B、圖(b)C、圖(c)D、圖(d)正確答案:【圖(b)】中規模集成時序電路II1、問題:請選擇不能組成移位寄存器的觸發器是。選項:A、基本RS觸發器B、時鐘RS觸發器C、時鐘JK觸發器D、時鐘D觸發器正確答案:【基本RS觸發器】2、問題:由D觸發器構成的3位計數器電路如圖所示,電路自啟動。選項:A、環形,能B、扭環形,能C、環形,不能D、扭環形,不能正確答案:【扭環形,不能】3、問題:某512位串行輸入串行輸出右移寄存器,已知時鐘頻率為4MHZ,數據從輸入端到達輸出端被延遲的時間。選項:A、128usB、256usC、512usD、1024us正確答案:【128us】4、問題:下圖所示電路,輸出為P0,P1,P2,P3,此電路的邏輯功能是。選項:A、計數器B、順序脈沖發生器C、序列脈沖發生器D、寄存器正確答案:【順序脈沖發生器】5、問題:由74LS194和與非門構成的電路如下圖所示。設以Qd作為輸出信號,此電路的邏輯功能是。選項:A、計數器B、順序脈沖發生器C、序列脈沖發生器D、寄存器正確答案:【序列脈沖發生器】6、問題:試分析下圖所示電路的邏輯功能,在下列描述中錯誤的是。選項:A、移位寄存器型計數器。B、能夠自啟動的移位寄存器型計數器。C、跳全0的移位寄存器型計數器。D、不能自啟動的七進制計數器。正確答案:【能夠自啟動的移位寄存器型計數器。】7、問題:試分析下圖所示電路的邏輯功能,在下列描述中錯誤的是。選項:A、移位寄存器型計數器。B、不能自啟動的七進制計數器。C、“跳全0”的七進制計數器。D、“跳全1”的七進制計數器。正確答案:【“跳全0”的七進制計數器。】8、問題:試分析下圖所示電路的邏輯功能,在下列描述中錯誤的是。選項:A、移位寄存器型計數器。B、5進制計數器。C、能自啟動的計數器。D、扭環形計數器。正確答案:【扭環形計數器。】9、問題:下圖所示電路中觸發器的初態均為0,試分析在時鐘CP控制下,電路輸出F的信號序列為。選項:A、000010B、00100010C、100001D、00001正確答案:【000010】10、問題:由集成4位移位寄存器74194構成的電路如下圖所示,試分析該電路構成進制計數器。選項:A、8B、16C、4D、7正確答案:【8】11、問題:試分析下圖所示電路的邏輯功能,設觸發器的初態均為0,則在下列描述中錯誤的是。選項:A、移位寄存器型計數器。B、扭環形計數器。C、能自啟動的6進制計數器。D、電路輸出F的序列信號為000001。正確答案:【能自啟動的6進制計數器。】12、問題:設計一個10進制計數器,若采用環形計數器,則需要個觸發器。若采用扭環形計數器,則需要個觸發器。選項:A、10;5B、4;5C、5;10D、5;4正確答案:【10;5】13、問題:如果用移位寄存器設計產生序列信號100001,則至少需要個觸發器。選項:A、2B、3C、4D、5正確答案:【4】14、問題:如果用移位寄存器設計產生序列信號111101,則至少需要個觸發器。選項:A、2B、3C、4D、5正確答案:【5】15、問題:如果用移位寄存器設計產生序列信號10111100,則至少需要個觸發器。選項:A、2B、3C、4D、5正確答案:【4】半導體存儲器與可編程邏輯器件概述1、問題:半導體存儲器按功能分有和兩種。選項:A、ROM;RAMB、PROM;RAMC、PROM;ROMD、EPROM;RAM正確答案:【ROM;RAM】2、問題:ROM主要由和兩部分組成。選項:A、地址譯碼器;存儲矩陣B、地址譯碼器;觸發器C、編碼器;存儲矩陣D、譯碼器;計數器正確答案:【地址譯碼器;存儲矩陣】3、問題:某RAM有8根數據線,8位地址線,則其存儲容量為。選項:A、16KByteB、8ByteC、2KbitD、64KByte正確答案:【2Kbit】4、問題:關于CPLD器件的正確描述是。選項:A、復雜可編程邏輯器件,掉電后信息不消失。B、現場可編程門陣列,掉電后信息消失。C、復雜可編程邏輯器件,掉電后信息消失。D、現場可編程門陣列,掉電后信息不消失。正確答案:【復雜可編程邏輯器件,掉電后信息不消失。】5、問題:關于FPGA器件的正確描述是。選項:A、復雜可編程邏輯器件,掉電后信息不消失。B、現場可編程門陣列,掉電后信息消失。C、復雜可編程邏輯器件,掉電后信息消失。D、現場可編程門陣列,掉電后信息不消失。正確答案:【現場可編程門陣列,掉電后信息消失。】6、問題:用容量為10244位的RAM擴展成2K8位的RAM,需要用片10244位的RAM。選項:A、2B、4C、6D、8正確答案:【4】7、問題:關于SRAM存儲單元的正確描述是。選項:A、是一個雙穩態觸發器。B、在掉電后能繼續存儲數據。C、讀/寫次數不超過次。D、相當于移位寄存器中的一位。正確答案:【是一個雙穩態觸發器。】8、問題:用容量為5124位的RAM擴展成409616位的RAM,需要用片5124位的RAM。選項:A、64B、32C、16D、8正確答案:【32】9、問題:與相同存儲容量的SRAM相比,DRAM的存儲速度,體積,外圍控制電路。選項:A、慢,小,復雜B、快,大,簡單C、快,小,簡單D、慢,大,復雜正確答案:【慢,小,復雜】10、問題:用容量為8K8位的EPROM擴展成64K8位存儲器,需要用片EPROM,需要根地址線以完成尋址操作。選項:A、16,16B、10,64C、10,15D、8,16正確答案:【8,16】11、問題:用EPROM實現兩個8位二進制數相乘的乘法器,則EPROM至少應具有根地址線和根位線。選項:A、64,16B、16,16C、16,64D、8,16正確答案:【16,16】12、問題:由ROM和D觸發器構成的邏輯電路如下圖所示。試分析該電路的邏輯功能是。選項:A、具有自啟動特性的5進制加法計數器。B、每位觸發器的輸出都是時鐘信號的五分頻。C、不能自啟動的6進制計數器D、能自啟動的六分頻電路。正確答案:【具有自啟動特性的5進制加法計數器。】13、問題:用ROM設計的組合邏輯電路如下圖所示。已知S1S0為選擇變量輸入端,A、B為數據輸入變量,L為輸出。試分析:當S1S0=00時,電路輸出L=。選項:A、B、C、D、正確答案:【】14、問題:用ROM設計的組合邏輯電路如下圖所示。已知S1S0為選擇變量輸入端,A、B為數據輸入變量,L為輸出。試分析:當S1S0=01時,電路輸出L=。選項:A、B、C、D、正確答案:【】15、問題:用ROM設計的組合邏輯電路如下圖所示。已知S1S0為選擇變量輸入端,A、B為數據輸入變量,L為輸出。試分析:當S1S0=10時,電路輸出L=。選項:A、B、C、D、正確答案:【】16、問題:用ROM設計的組合邏輯電路如下圖所示。已知S1S0為選擇變量輸入端,A、B為數據輸入變量,L為輸出。試分析:當S1S0=11時,電路輸出L=。選項:A、B、C、D、正確答案:【】17、問題:由中規模同步加法計數器74161和ROM組成的邏輯電路如下圖所示。設計數器的初態Q3Q2Q1Q0=1111,試分析在時鐘信號的控制下,電路輸出F1的序列信號為。選項:A、01101001B、11010010C、00000110D、00001100正確答案:【01101001】18、問題:由中規模同步加法計數器74161和ROM組成的邏輯電路如下圖所示。設計數器的初態Q3Q2Q1Q0=1111,試分析在時鐘信號的控制下,電路輸出F2的序列信號為。選項:A、00010111B、00101110C、01111110D、11111100正確答案:【00010111】19、問題:用ROM設計的組合邏輯電路如下圖所示。試分析該電路輸出Z的最簡與-或式為。選項:A、B、C、D、正確答案:【】20、問題:用ROM設計的組合邏輯電路如下圖所示。試分析該電路的邏輯功能為。選項:A、全加器,F1為本位和的輸出,F2為進位輸出。B、全加器,F2為本位和的輸出,F1為進位輸出。C、全減器,F1為本位差的輸出,F2為借位輸出。D、全減器,F2為本位差的輸出,F1為借位輸出。正確答案:【全加器,F1為本位和的輸出,F2為進位輸出。】脈沖產生及變換電路1、問題:電路工作波形如下圖所示,正確的單穩態觸發器的輸入、輸出電壓波形為。選項:A、圖(a)B、圖(b)C、圖(a)、(b)D、圖(a)、(b)都不是正確答案:【圖(b)】2、問題:在電壓控制端(⑤腳)不加控制電壓的情況下,555定時器的電壓閾值為。選項:A、B、C、D、和和正確答案:【和】3、問題:555定時器構成的多諧振蕩器如下圖所示,其振蕩周期約為。選項:A、B、C、D、正確答案:【】4、問題:555定時器構成的多諧振蕩器如下圖所示,其充電時間常數為,放電時間常數為。選項:A、B、,,C、D、,,正確答案:【,】5、問題:試分析下圖所示電路的功能是;其輸入觸發脈沖的寬度滿足要求。選項:A、壓控振蕩器,觸發脈沖的寬度大于電容充電時間B、單穩態觸發器,觸發脈沖的寬度小于電容充電時間C、施密特觸發器,觸發脈沖的寬度大于電容充電時間D、多諧振蕩器,觸發脈沖的寬度小于電容充電時間正確答案:【單穩態觸發器,觸發脈沖的寬度小于電容充電時間】6、問題:單穩態觸發器進入暫態的時刻由決定,而暫態維持時間由決定。(1)電路參數;(2)觸發信號。選項:A、(2),(1)B、(1),(2)C、(1),(1)D、(2),(2)正確答案:【(2),(1)】7、問題:試分析下圖所示電路的功能是。選項:A、雙穩態觸發器B、單穩態觸發器C、數碼寄存器D、翻轉觸發器正確答案:【單穩態觸發器】8、問題:下列關于施密特觸發器的功能,不正確的描述是。選項:A、施密特觸發器可用于波形變換。B、施密特觸發器可用于幅度鑒別。C、施密特觸發器可用于波形整形。D、施密特觸發器可用于脈沖延遲。正確答案:【施密特觸發器可用于脈沖延遲。】9、問題:下列關于單穩態觸發器的功能,正確的描述是。選項:A、每觸發一次,輸出一串周期
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 電氣設備信號完整性分析與設計考核試卷
- 淀粉行業的市場數據統計與分析考核試卷
- 棉麻企業戰略規劃與資源配置效果評估與調整考核試卷
- 農業經濟全球化2024年試題及答案
- 煙草制品零售法律風險防范考核試卷
- 2024年項目管理知識點回顧試題及答案
- 生態環境監測技術發展趨勢考核試卷
- 白酒釀造與酒體設計創新考核試卷
- 破產債權清理方案范本
- 洗滌劑產品創新與專利申請考核試卷
- GA 1809-2022城市供水系統反恐怖防范要求
- 棚戶區改造住宅大面積拆除工程施工組織設計
- NB/T 10742-2021智能化綜采工作面設計規范
- GB/T 6320-2008杠桿齒輪比較儀
- GB/T 5538-2005動植物油脂過氧化值測定
- GB/T 5530-2005動植物油脂酸值和酸度測定
- 二次消防改造工程合同協議書范本
- 某智慧城市政務云平臺項目建設方案
- 德勤業務管理流程優化咨詢報告課件
- 深靜脈導管維護流程
- 班級管理(第3版)教學課件匯總全套電子教案(完整版)
評論
0/150
提交評論