硬件設計評審Checklist(含器件原理圖堆疊布局PCB-checklist)_第1頁
硬件設計評審Checklist(含器件原理圖堆疊布局PCB-checklist)_第2頁
硬件設計評審Checklist(含器件原理圖堆疊布局PCB-checklist)_第3頁
硬件設計評審Checklist(含器件原理圖堆疊布局PCB-checklist)_第4頁
硬件設計評審Checklist(含器件原理圖堆疊布局PCB-checklist)_第5頁
已閱讀5頁,還剩206頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

,,,,,,,,,,,,,,,,,,,,,,,

,,,,,,,,,,,,,,,,,,,,,,,

原理圖設計評審報告,,,,,,,,,,,,,,,,,,,,,,

,,,,,,,,,,,,,,,,,,,,,,,

,,項目名稱:,,,,,,,,,,,,,,,0,,,,,

,序號,檢查項目,,檢查內容,,,,,,,,,,,,,,,,,,

,,,,,,,,,,,,,,,,Priority,問題修改確認結果,對應措施的舉證/權衡考慮因素,,,,

,綜合項目,,,,,,,,,,,,,,,Priority,,,,,,

,1,需求符合性,,原理圖設計是否覆蓋所有的需求的功能、性能(需求),,,,,,,,,,,,,,,,,,#REF!

,2,安規,,設計是否分析了電流倒灌的風險并做了防護,,,,,,,,,,,,,,,,,,#REF!

,3,,,設計是否分析了過壓、過流的風險并做了防護,,,,,,,,,,,,,,,,,,#REF!

,4,,,設計是否考慮了短路的風險并做了防護,,,,,,,,,,,,,,,,,,#REF!

,5,,,設計是否有起火、爆炸的風險并做了防護,,,,,,,,,,,,,,,,,,

,6,EMC,,設計是否進行了EMC分析并做了防護,,,,,,,,,,,,,,,,,,#REF!

,7,溫升,,設計是否考慮了功耗并做了防護,,,,,,,,,,,,,,,,,,#REF!

,8,,,設計是否考慮了溫升并做了散熱、散熱是否合適,,,,,,,,,,,,,,,,,,#REF!

,9,DFX,,設計是否考慮了可靠性,,,,,,,,,,,,,,,,,,#REF!

,10,,,設計是否考慮了可生產性,,,,,,,,,,,,,,,,,,#REF!

,11,,,設計是否考慮了可測試性,,,,,,,,,,,,,,,,,,#REF!

,12,,,設計是否考慮了可維修性,,,,,,,,,,,,,,,,,,#REF!

,系統框圖,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,系統框圖,,在系統設計框圖條理清晰清晰,合理可行,,,,,,,,,,,,,,,,,,#REF!

,2,,,產品方案是否具有擴展性,延續性,,,,,,,,,,,,,,,,,,#REF!

,3,,,方案設計中物料合理性檢查。兼容性設計,設計中是否有長周期的物料?是否有替代方案?器件種類是否歸一化?,,,,,,,,,,,,,,,,,,#REF!

,系統框圖,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,電源樹,,系統電源時序設計是否滿足要求,原理圖Systempower頁最好附上電時序圖。,,,,,,,,,,,,,,,,,,#REF!

,2,,,電源樹設計是否合理,各個模塊電源帶載能力是否足夠,一般大于設計需求的30%甚至更多,,,,,,,,,,,,,,,,,,#REF!

,原理圖版本,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,原理圖版本,,對于版本迭代的原理圖,體現出變更點,并標注,例如P0到P1將Buck電路電感由A變到B,,,,,,,,,,,,,,,,,,#REF!

,2,,,原理圖命名是否符合公司規范,示例命名規范:項目名+組件名+版本號+日期,,,,,,,,,,,,,,,,,,#REF!

,圖面檢查,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,原理圖版本,,原理圖是否采用模塊化設計,首頁有總圖,描述各個功能模塊的信號流關系,,,,,,,,,,,,,,,,,,#REF!

,2,,,原理圖網絡名稱突出主題,言簡意賅,元器件位置號、規格型號標注清晰,,,,,,,,,,,,,,,,,,

,3,,,各模塊標注電源功耗,電源部分標注輸入電壓范圍,電源及接口標注EMC實驗等級,,,,,,,,,,,,,,,,,,

,4,,,原理圖信號流符號是否真實反映信號之間的流向,,,,,,,,,,,,,,,,,,#REF!

,標準檢查,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,原理圖版本,,原理圖與PCB封裝是否使用公司統一封裝,,,,,,,,,,,,,,,,,,#REF!

,2,,,對于新引入物料是否注明品牌、型號、封裝、并由多人檢查封裝設計的正確性,,,,,,,,,,,,,,,,,,

,3,,,標準電路符合性檢查,電路和器件參數是否和公司標準電路一致,通用下載口線序是否一致,,,,,,,,,,,,,,,,,,

,標準檢查,連接器端子,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,連接器端子,,端子是否做相關的EMC防護設計,,,,,,,,,,,,,,,,,,#REF!

,2,,,連接器物理防呆或電氣防呆,,,,,,,,,,,,,,,,,,

,3,,,連接器滿足負載電流要求,,,,,,,,,,,,,,,,,,

,電源電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,電源,,在壓差較大或者電流較大的降壓電源設計中,建議采用開關電源,避免使用LDO作為電源。對紋波要求較高的場合中,可以采用開關電源和LDO串聯使用的方法,,,,,,,,,,,,,,,,,,#REF!

,2,,,電源輸出端濾波電容選取時注意參照手冊要求的最小電容、電容的ESR/ESL等要求確保電路穩定。推薦采用多個等值電容并聯的方式,增加可靠性以及提高性能,,,,,,,,,,,,,,,,,,#REF!

,3,,,除非電源芯片說明了可以并聯使用,一般不要并聯使用,,,,,,,,,,,,,,,,,,#REF!

,4,,,電源電路設計時需要考慮,系統各電源芯片輸入電壓是否在規格書要求范圍內,對于一級電源,要看產品極限條件下,電源是否可以正常工作,,,,,,,,,,,,,,,,,,#REF!

,5,,,各電源芯片輸入輸出端電容是否合理,電容耐壓值是否符合降額標準,,,,,,,,,,,,,,,,,,#REF!

,6,,,電源是否需要做上電時序控制,對于拔插電源是否做了延時啟動。,,,,,,,,,,,,,,,,,,#REF!

,7,,,提前確認產品是否需要接大地,是否需要接地保護,原理圖設計時體現,,,,,,,,,,,,,,,,,,#REF!

,8,,,板內有多路電源/地時,各電源/地間需做隔離設計,,,,,,,,,,,,,,,,,,#REF!

,9,,,估算板子各模塊電流,一般要留有一定余量,,,,,,,,,,,,,,,,,,#REF!

,10,,,電源散熱方面考慮,在極限溫度下工作時,DCDC電路、LDO電路關鍵器件溫升是否符合芯片規格書要求,,,,,,,,,,,,,,,,,,#REF!

,11,,,DCDC和LDO輸出電壓配置電阻是否合理,是否為常用阻值,是否做歸一化?,,,,,,,,,,,,,,,,,,#REF!

,12,,,電源電感選型是否合理,DCDC的電感電流是否與電源匹配,根據負載電流大小選擇合適的電感,同時需要考慮紋波參數,,,,,,,,,,,,,,,,,,#REF!

,13,,,powertrace串接0ohm電阻功率是否OK?,,,,,,,,,,,,,,,,,,#REF!

,14,,,LDO或是DCDC芯片紋波控制需達到設計要求,需達到mcu或其他最低電壓工作紋波控制范圍以內,,,,,,,,,,,,,,,,,,#REF!

,15,,,設計DCDC時,需對開關信號、反饋信號需特別注意,環路面積注意控制,,,,,,,,,,,,,,,,,,#REF!

,16,,,輸出的電源參數的參數的確認,輸出的電壓大小、紋波大小,開關頻率的設置、輸出電感和電容的參數計算,高低溫時候輸出的功率,,,,,,,,,,,,,,,,,,#REF!

,17,,,各個外設電源芯片使能引腳是否可控?是否可做低功耗控制,,,,,,,,,,,,,,,,,,#REF!

,MCU,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,MCU,,MCU最小系統外圍電路是否齊全,包括時鐘電路、復位電路、下載口、外部看門狗電路等,,,,,,,,,,,,,,,,,,#REF!

,2,,,晶振匹配電容是否有合理計算,復位電路復位時間是否滿足要求,,,,,,,,,,,,,,,,,,#REF!

,3,,,晶振電路、復位信號、等關鍵信號的PCB走線處理問題,,,,,,,,,,,,,,,,,,#REF!

,4,,,引導配置管腳連接是否正確,如STM32的BOOT0、BOOT1,,,,,,,,,,,,,,,,,,#REF!

,5,,,MCU工作前默認電平是否正確,對于上電時不能確定電平狀態的IO口,是否放置了上拉/下拉電阻,確保上電默認電平不會導致后級電路異常開啟,,,,,,,,,,,,,,,,,,#REF!

,6,,,不同電平標準的外設是否添加接口電平轉換電路,,,,,,,,,,,,,,,,,,#REF!

,7,,,閑置PIN腳處理,防止干擾,參考設計手冊對閑置PIN腳的處理,,,,,,,,,,,,,,,,,,#REF!

,8,,,MCU外設資源是否滿足設計需求,IO配置是否合理,IO是否支持所需功能或協議,,,,,,,,,,,,,,,,,,#REF!

,9,,,MCU默認極性是否使電路功能失控,主要考慮mcu復位前是否會有異常發生,,,,,,,,,,,,,,,,,,#REF!

,10,,,輸入輸出IO驅動能力,是否滿足負載要求,過長的線路建議設置額外的上拉電路以穩定和補充驅動能力,,,,,,,,,,,,,,,,,,#REF!

,11,,,確認電路設計在PIN復用使用上是否正確,,,,,,,,,,,,,,,,,,#REF!

,12,,,MCU的AD采樣保護,確認AD采樣端口的電壓和電流是否超過單片機的允許值,,,,,,,,,,,,,,,,,,#REF!

,13,,,確認MCU的基準電壓是否穩定,,,,,,,,,,,,,,,,,,#REF!

,負載驅動能力,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,負載驅動能力,,審查各類集成電路的輸出能力是否滿足電路的要求,,,,,,,,,,,,,,,,,,#REF!

,2,,,審查開路門的上拉電阻是否滿足相應驅動條件,,,,,,,,,,,,,,,,,,#REF!

,3,,,數字電路芯片兩端接口電平是否匹配,若不匹配應檢查驅動器與輸入端邏輯電平是否滿足要求,如Voh_min>Vih_min,Vol_max<Vil_max。重點檢查與參考設計不符的器件、自己設計的器件,,,,,,,,,,,,,,,,,,

,4,,,差分信號互連,應明確兩端的差分信號接口電平(共模電平、差模電平)是否匹配,目前常用高速差分接口包括PECL、LVPECL、CML、LVDS等,,,,,,,,,,,,,,,,,,

,5,,,IO直接驅動發光二極管時,驅動能力是否滿足發光二極管要求。一般情況下cpugpio高/低電平的驅動電流為±8mA,對于2.5V接口,串聯電阻選用100歐姆;對于3.3V接口,串聯電阻選用330Ω;對于5V接口,串聯電阻選用1KΩ;小于等于1.8V接口不能直接驅動發光二極管,需要使用三極管驅動,,,,,,,,,,,,,,,,,,

,6,,,I2C電路的負載電容最大不超過400pF,,,,,,,,,,,,,,,,,,

,7,,,OC/OD門電路上拉電阻合適,置于輸出端,并滿足相應驅動條件,,,,,,,,,,,,,,,,,,

,8,,,審查各類不同集成電路間相互驅動時電流,電壓驅動能力,,,,,,,,,,,,,,,,,,#REF!

,9,,,可編程邏輯器件使用時須審查輸出端和接口器件的電平配合,,,,,,,,,,,,,,,,,,#REF!

,10,,,審查并行總線,串行總線的驅動能力,,,,,,,,,,,,,,,,,,#REF!

,11,,,其它專用器件必須使前級輸出電流、電壓極差值滿足后級輸入電流、電壓要求的極差值,,,,,,,,,,,,,,,,,,#REF!

,通訊,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,通訊,,整機信號狀態指示燈,電源指示燈、運行指示燈、報警指示燈等具備通訊指示功能,,,,,,,,,,,,,,,,,,#REF!

,2,,,I2C器件上拉電阻是否放置,注意阻值選取,有些芯片有要求,,,,,,,,,,,,,,,,,,#REF!

,3,,,Uart設計時,需要考慮當前選擇的串口在硬件手冊上最大到達的傳輸速率是否滿足項目要求的速率值,,,,,,,,,,,,,,,,,,#REF!

,4,,,在設計IIC時,需要看對接接口有沒有上拉,不要重復上拉,也不能沒有上拉,,,,,,,,,,,,,,,,,,#REF!

,5,,,隔離通訊電路所選器件耐壓,通訊速率是否滿足要求,,,,,,,,,,,,,,,,,,#REF!

,6,,,在fpga設計中,所選擇的bank是否支持當前軟件設計所達到的數據傳輸的速率,,,,,,,,,,,,,,,,,,#REF!

,7,,,UART等通訊信號線是否有TXD,RXD接反,,,,,,,,,,,,,,,,,,#REF!

,電路保護,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,電路保護,,確認產品EMC防護等級,根據防護等級設計EMC方案,,,,,,,,,,,,,,,,,,#REF!

,2,,,AC/DC電源輸入側是否需要共模電感,重點評估共模電感對電快速瞬變脈沖群的影響,,,,,,,,,,,,,,,,,,#REF!

,3,,,是否有短路保護設計、過壓保護設計,設計耐壓值是否合理,根據最小耐壓元器件進行設計,,,,,,,,,,,,,,,,,,#REF!

,4,,,通用連接器端口處是否有靜電保護措施,是否有合理的TVS管或壓敏電阻,,,,,,,,,,,,,,,,,,#REF!

,5,,,"專用端口(USB,Ethernet,SDIO...)是否有靜電保護,主要考慮速率和寄生電容的關系,clampvoltage和泄放功率也需要考慮",,,,,,,,,,,,,,,,,,#REF!

,6,,,AC/DC電源輸入側壓敏電阻通流量是否滿足標準要求,根據浪涌標準要求選擇合適通流量的壓敏電阻,,,,,,,,,,,,,,,,,,#REF!

,7,,,審查保護電路是否合理,保護元件的參數和布局是否正確,,,,,,,,,,,,,,,,,,

,8,,,高速信號傳輸電路中,還要注意保護器件的電容特性是否滿足高速信號傳輸的要求,,,,,,,,,,,,,,,,,,

,9,,,對于高速電路,需要考慮TVS管結電容的要求,,,,,,,,,,,,,,,,,,

,10,,,當TVS和壓敏電阻聯合使用進行浪涌保護時,壓敏電阻的壓敏電壓要低于TVS的鉗位電壓VC,,,,,,,,,,,,,,,,,,

,11,,,保護器件應與被保護器件接在相同的地平面。如采用變壓器隔離,隔離變壓器初次級兩側的器件要分別接對應的參考地,,,,,,,,,,,,,,,,,,

,12,,,485、422、CAN等通信接口是否設計有濾波,防靜電,防雷擊,防浪涌的保護措施,,,,,,,,,,,,,,,,,,#REF!

,電源保護電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,電源保護電路,,確定單板和單元電路是否需要過流過壓保護,以及保護電路的類型,多電源系統是否需要自動同時掉電保護等,,,,,,,,,,,,,,,,,,#REF!

,2,,,審查電路上是否正確使用了保護電路,保護電路的設計和器件參數的選擇是否滿足上述要求,,,,,,,,,,,,,,,,,,#REF!

,3,,,過壓保護電路的位置,必須在保險管的后面,,,,,,,,,,,,,,,,,,#REF!

,可測試性,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,可測試性,,前段電源網絡與后端用電器之間是否需要增加0歐姆電阻,以備后續測試電氣正常。,,,,,,,,,,,,,,,,,,#REF!

,,,,所有測試點需要與整機狀態工作通路一樣(例:整機工作通路下USB信號經過CMF再到BB,不允許測試點直接放在BB端信號上),,,,,,,,,,,,,,,,,,

,2,,,測試點覆蓋率是否符合公司產品要求,,,,,,,,,,,,,,,,,,#REF!

,散熱設計,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,散熱設計,,是否需要散熱片,散熱風扇,以及散熱器布局,,,,,,,,,,,,,,,,,,#REF!

,2,,,電源電路熱設計檢視,根據電源模塊或者電源芯片的熱阻核算是否需要使用散熱器,,,,,,,,,,,,,,,,,,

,3,,,熱管理設計當中風壓風量還有噪音,還有風阻是否需要評估對于器件產生的熱量是否需要評估?采用被動式散熱還是主動式散熱?,,,,,,,,,,,,,,,,,,#REF!

,容差設計,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,容差設計,,電源電壓波動、瞬斷、跌落,單板能否正常工作,,,,,,,,,,,,,,,,,,#REF!

,2,,,單板冗余處理能力,是否有主備、負荷分擔等電路,,,,,,,,,,,,,,,,,,

,3,,,"數據、地址、控制信號受干擾影響,單板是否能恢復正常",,,,,,,,,,,,,,,,,,#REF!

,熱插拔設計,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,熱插拔設計,,頻繁上下電是否會影響邏輯電平,,,,,,,,,,,,,,,,,,#REF!

,2,,,熱插拔是否影響功能,,,,,,,,,,,,,,,,,,

,濾波電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,濾波電路,,審查電路中是否設計電源濾波電路,,,,,,,,,,,,,,,,,,#REF!

,2,,,審查電路中電源濾波器的形式是否有效,是否為單電容型或單電感型,而未采用П形電源濾波器,,,,,,,,,,,,,,,,,,#REF!

,3,,,對單板的П形電源濾波器參數進行審查,,,,,,,,,,,,,,,,,,#REF!

,復位、WDT(看門狗)電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,復位、WDT(看門狗)電路,,硬件設計中不推薦使用可關閉的WDT系統,即計數器清零電路應是單穩電路而非鎖存電路。如果設計為可關閉的WDT,刷新時應是關閉后立即開啟,不可使watchdog處于長期關閉的狀態,,,,,,,,,,,,,,,,,,#REF!

,2,,,在空間容許的情況下,為方便調試,應設計手動復位開關,,,,,,,,,,,,,,,,,,

,3,,,帶復位功能的flash,應保證cpu復位結束前,flash已復位完畢并處于讀狀態,,,,,,,,,,,,,,,,,,

,4,,,WDT設計中,堅決不可使用分離元件依靠電容充電實現WDT電路,,,,,,,,,,,,,,,,,,#REF!

,5,,,上電時WDT計數器應可清零,,,,,,,,,,,,,,,,,,

,6,,,單板設計中有無手動復位開關,,,,,,,,,,,,,,,,,,

,7,,,設計中是否為重要芯片設計供軟件單獨調試的復位口,,,,,,,,,,,,,,,,,,

,8,,,復位信號是否進行靜電防護,,,,,,,,,,,,,,,,,,

,9,,,復位電路中消抖電容的容值是否過大,,,,,,,,,,,,,,,,,,

,10,,,審查WDT輸出的復位信號是否接在電源管理芯片的輸入,通過電源管理芯片的輸出對單板進行復位,而不是用WDT輸出的信號直接對單板進行復位,,,,,,,,,,,,,,,,,,

,11,,,在WDT設計中,計數時鐘應盡量取用本板時鐘。防止因為其他單板更換,插拔導致時鐘不正常時,本板WDT電路工作失常,,,,,,,,,,,,,,,,,,#REF!

,ID電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,ID電路,,審查ID電路的形式是否符合規范電路的要求,,,,,,,,,,,,,,,,,,#REF!

,2,,,審查ID電路的參數是否正確,,,,,,,,,,,,,,,,,,#REF!

,3,,,審查ID電路是否有隔離電阻或隔離芯片,,,,,,,,,,,,,,,,,,#REF!

,匹配電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,匹配電路,,審查高速信號長線傳輸中有無加入匹配,,,,,,,,,,,,,,,,,,#REF!

,2,,,審查匹配形式的正確性,有效性,,,,,,,,,,,,,,,,,,#REF!

,3,,,審查匹配參數的正確性,,,,,,,,,,,,,,,,,,

,4,,,不可在同一信號線上同時進行終端并接與始端串接匹配,,,,,,,,,,,,,,,,,,

,5,,,審查終端匹配時,信號輸出芯片的驅動能力是否滿足,,,,,,,,,,,,,,,,,,

,6,,,不可在同一信號線上同時進行源端和末端匹配,,,,,,,,,,,,,,,,,,

,7,,,無特殊要求時,源端匹配電阻使用33Ω電阻,,,,,,,,,,,,,,,,,,

,8,,,差分信號應明確是否需要外部100Ω端接電阻,若芯片內部已集成,可以不要,,,,,,,,,,,,,,,,,,

,9,,,差分信號應明確是否需要AC耦合,一般需要AC耦合的接口包括PCIe、SGMII&Serdes、XAUI等,,,,,,,,,,,,,,,,,,

,10,,,未按參考設計或自行設計的末端匹配,應考慮信號輸出芯片驅動能力是否滿足要求,,,,,,,,,,,,,,,,,,

,11,,,復位電路中消抖電容的容值是否過大,,,,,,,,,,,,,,,,,,

,時鐘電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,時鐘電路,,在功耗容許的情況下,盡量采用晶振,而不是晶體給器件提供時鐘,晶振頻率、占空比、上升/下降沿、jitter等參數應滿足芯片要求,,,,,,,,,,,,,,,,,,#REF!

,2,,,高速多路時鐘分發芯片的電源采用π型濾波,磁珠后應采用多級陶瓷電容去耦,保證電源低阻抗,,,,,,,,,,,,,,,,,,#REF!

,3,,,對于有多個輸出的時鐘芯片,未用時鐘引腳備用放置一15pF電容接地,暫不焊接,EMC超標時,可以焊上進行調試,,,,,,,,,,,,,,,,,,

,4,,,時鐘信號等高速信號線是否有正確的端接方式,,,,,,,,,,,,,,,,,,

,5,,,時鐘信號是否為點對點連接方式,,,,,,,,,,,,,,,,,,

,1,DSP審查,,MP/MC:Microprocessor/microcomputer方式選擇端,當采用外部存儲器時,應通過上拉電阻接VCC;當采用內部存儲器或BOOT時,應通過下拉電阻接地,,,,,,,,,,,,,,,,,,#REF!

,2,,,BOOT實現:DSP程序引導共有多種方式,如果采用BOOT,審查實現程序引導的接口方法是否正確,,,,,,,,,,,,,,,,,,#REF!

,3,,,HOLD:總線占用請求,不用時應接上拉電阻,,,,,,,,,,,,,,,,,,

,4,,,中斷輸入端:INT1、INT2、INT3、INT4、NMI,不用時應接上拉電阻,,,,,,,,,,,,,,,,,,

,5,,,其它無用輸入端是否有上拉電阻或下拉電阻/接地,,,,,,,,,,,,,,,,,,

,差分接口電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,差分接口電路,,如果是遠距離點對點通訊,接口的保護非常重要,應是審查的重點,,,,,,,,,,,,,,,,,,#REF!

,2,,,近距離點對點接口方式,審查接口電路的參數,,,,,,,,,,,,,,,,,,#REF!

,3,,,一點對多點接口方式,審查接口電路的參數,,,,,,,,,,,,,,,,,,

,光電耦合電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,DSP審查,,直流電氣參數審查,,,,,,,,,,,,,,,,,,#REF!

,2,,,審查光耦的反向電壓和驅動能力是否滿足要求,,,,,,,,,,,,,,,,,,#REF!

,3,,,對于單向輸入的光電耦合器件,應在輸入端并接反向二極管,,,,,,,,,,,,,,,,,,

,4,,,光電耦合器件的電流傳輸比的離散性很大,電路應保證在這個參數范圍內的所有光耦器件可正常的導通及截止,,,,,,,,,,,,,,,,,,

,5,,,交流電氣參數審查,,,,,,,,,,,,,,,,,,

,6,,,審查光耦合器件接口電路的響應速度是否滿足系統要求,,,,,,,,,,,,,,,,,,

,退偶電容,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,差分接口電路,,對于在pcb空間足夠情況下,每個電源PIN上都保證有一個退耦電容,,,,,,,,,,,,,,,,,,#REF!

,2,,,退耦電容采用多種容值組合,如1000pF、0.1uF、幾十至上百uF等,,,,,,,,,,,,,,,,,,#REF!

,變壓器隔離電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,變壓器隔離電路,,變壓器的主要作用是電壓、電流變換,原副邊的變化比(線圈匝數比)必須滿足接口電路的要求,,,,,,,,,,,,,,,,,,#REF!

,2,,,審查輸入輸出端的阻抗是否匹配,,,,,,,,,,,,,,,,,,#REF!

,3,,,電路中應有隔直電容,電容的大小應保證既能很好的隔離直流分量,有不對有用信號產生較大的衰減,也不因此而帶來阻抗的失配,,,,,,,,,,,,,,,,,,

,4,,,變壓器接口電路通常用于傳輸遠距離信號,審查時應留意電路中是否有保護電路,保護電路是否合理,,,,,,,,,,,,,,,,,,

,變壓器接口電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,變壓器接口電路,,PGND與GND一定要隔離,并有一定的距離;而且,變壓器的輸入、輸出端之間應保證電氣上隔離,以使系統有很好的抗共摸干擾能力,也避免因雷擊、高壓碰線等帶來的輸入端高壓串入邏輯電路中,,,,,,,,,,,,,,,,,,#REF!

,2,,,熱敏電阻必須安放在壓敏電阻和防雷芯片的前面,才能能實現其保護功能,,,,,,,,,,,,,,,,,,#REF!

,3,,,壓敏電阻應能對傳輸線對地過高的電壓進行嵌位保護,以消除接口線上的共摸電壓,,,,,,,,,,,,,,,,,,

,4,,,對大多數的接口電路來說,阻抗匹配是很重要的。由于PTC電阻一般有5—30歐姆的冷態電阻,它的接入可能會影響接口電路的阻抗匹配。審查時應把熱敏電阻的冷態電阻計算進去,,,,,,,,,,,,,,,,,,

,觸點開關電路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,觸點開關電路,,審查觸點開關電路是否有保護電路,方法是否正確,,,,,,,,,,,,,,,,,,#REF!

,2,,,對大電流情況,即使連接導線很短,但如果我們不清楚負載的具體阻抗特性,開關兩端都應該加保護電路,,,,,,,,,,,,,,,,,,#REF!

,3,,,提倡對大電流開關,無論是觸點開關還是無觸點開關,都加上限壓保護電路,,,,,,,,,,,,,,,,,,

,4,,,在具有感性的電路開關時,如繼電器控制線圈的電路中,有否考慮到瞬間過壓保護,,,,,,,,,,,,,,,,,,

,5,,,審查保護器件盡量靠近被保護器件,保護電路的走線盡量短,這也應是審查的重點,,,,,,,,,,,,,,,,,,

,6,,,對已有保護電路的,審查時還應當注意保護器件的參數選擇和接入位置是否正確,是否靠近被保護器件,連線是否盡量短,,,,,,,,,,,,,,,,,,

,電阻器,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,電阻器,,電阻器的阻值參數是否符合電路要求,通常使用電阻的數值與電路理想的數值有偏差,審查在此偏差范圍內能否保證電路功能正常實現,,,,,,,,,,,,,,,,,,#REF!

,2,,,電阻器的精度等級是否符合要求。在使用中,應考慮電阻阻值的偏差是否符合電路要求,在精度要求特別高或較高的地方,如測量電路、倒相電路,應使用阻值偏差為2%以下的電阻器,一般的電路可使用允許偏差為10%的電阻器,,,,,,,,,,,,,,,,,,#REF!

,3,,,電阻器的額定功率是否符合要求。為滿足可靠性的要求,應根據具體的電路計算電阻實際消耗功率,選用電阻器的額定功率為實際消耗功率的1.5—2倍,,,,,,,,,,,,,,,,,,

,4,,,電阻器的最高工作電壓是否符合要求。允許加在電阻兩端的最高電壓可由下式求得:工作電壓=(電阻的額定功率*電阻值)平方根值。當電阻器兩端的電壓超過規定值時,電阻器內部會產生火花、引起噪聲、甚至損壞,,,,,,,,,,,,,,,,,,

,電容器,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,電容器審查,,電容器的容量。審查電容器的容量數值是否合適,,,,,,,,,,,,,,,,,,#REF!

,2,,,耐壓及工作電壓。在實際使用中工作電壓應小于標稱的耐壓數值,一般為工作電壓為耐壓的一半,以降低電容的故障率,,,,,,,,,,,,,,,,,,#REF!

,3,,,極性審查。審查中考慮即使電壓的平均值的極性符合要求,也還必須疊加上交流和尖峰電壓的負峰值后是否會出現反極性的現象,,,,,,,,,,,,,,,,,,

,4,,,精度。中頻變壓器用的調諧電容,本機振蕩用的墊整電容器,應選用I級精度的電容,作耦合、旁路的電容器可任意選用,,,,,,,,,,,,,,,,,,

,穩壓二極管,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,穩壓二極管,,審查穩壓管的穩定電壓的值能否保證單元電路功能的正常實現,,,,,,,,,,,,,,,,,,#REF!

,2,,,穩定電壓隨工作電流和溫度的不同而有所改變,同一型號的穩壓管,其穩定電壓的數值也不是固定的數值,審查誤差為電路帶來的影響,,,,,,,,,,,,,,,,,,#REF!

,特殊元器件,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,特殊元器件,,電阻的額定電壓,最大電壓和額定功率是否滿足使用要求,比如0Ω電阻的通流能力,,,,,,,,,,,,,,,,,,#REF!

,2,,,npn和pnp組成的推挽放大電路需要在輸入端信號接個2.2千歐的電阻因為有個0.7伏的交越失真,,,,,,,,,,,,,,,,,,#REF!

,3,,,由三極管構成的電流源電路是否受溫度影響較大,,,,,,,,,,,,,,,,,,#REF!

,4,,,穩壓二極管選用注意手冊的伏安曲線,確保當前設計能滿足,,,,,,,,,,,,,,,,,,#REF!

,5,,,二極管的漏電流,大電流發熱的二極管,高溫時漏電流變大,需要考慮其影響,,,,,,,,,,,,,,,,,,

,6,,,頻繁開關的mos管gate端是否需要配置電荷泄放功能的上拉,下拉電阻,,,,,,,,,,,,,,,,,,

,7,,,高頻信號驅動是場效應管的驅動電路是否合理,需要快速開關時,考慮推完驅動或者圖騰柱驅動,,,,,,,,,,,,,,,,,,

,8,,,場效應管的門極電阻選擇,需要避免產生諧振或者無法關閉場效應管,,,,,,,,,,,,,,,,,,

,9,,,運放的增益帶寬積是否滿足使用要求,核對所選運放的放大倍數和信號最高頻率,,,,,,,,,,,,,,,,,,#REF!

,10,,,運放內部有多組時,未使用的運放引腳處理問題,,,,,,,,,,,,,,,,,,#REF!

,11,,,用于IO引腳限壓的二極管前向壓降是否合理,一般壓降不超過0.3V,,,,,,,,,,,,,,,,,,#REF!

,其他,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,I2C,,"I2C總線上盡量不要掛太多的東西,可能會不穩定;

檢查所有的I2C總線器件地址,以防止同地址器件共用一條I2C總線。",,,,,,,,,,,,,,,,,,#REF!

,2,GPIO,,在開機過程中,有些輸入/輸出引腳狀態并不穩定,請在設計時檢查每一根輸入/輸出引腳的狀態,,,,,,,,,,,,,,,,,,#REF!

,3,levelshift,,所有接口、總線的電平必須匹配。比如存儲器、屏、camera總線、I2C總線……,,,,,,,,,,,,,,,,,,#REF!

,4,ClassDPA,,"D類功放輸出必須預留0603電感位置,且靠近D類功放擺放,如果PA集成在PMIC中則靠近PMIC擺放

",,,,,,,,,,,,,,,,,,#REF!

,5,Battery,,如果使用外部OVP,請注意檢查普通電池和高壓電池電壓檢測門限,,,,,,,,,,,,,,,,,,#REF!

,8,tan-cap,,項目前期預留些可以換鉭電容的焊盤,以便板子出現電容聲時可以換上鉭電容調試,同時要注意結構高度限制,,,,,,,,,,,,C,不支持,,,,,#REF!

,9,EMIfilter,,高速接口比如MIPI/USB等需要預留EMIfilter,,,,,,,,,,,,,,,,,,#REF!

,10,POWER,,檢查每路電源的輸出能力和實際負載(請完成HSI中的Power那頁),,,,,,,,,,,,,,,,,,#REF!

,11,,,VBAT連接器處需加上TVS和穩壓二極管(具體參考平臺設計規范),,,,,,,,,,,,,,,,,,#REF!

,12,,,"DCDC功率電感選型時要注意檢查電感的溫升電流、飽和電流都要大于電路的額定輸出電流

需要選低內阻的功率電感,提高電源工作效率,降低整機溫升",,,,,,,,,,,,,,,,,,#REF!

,13,LCD,,需要預留IDPIN用于區分不同的供應商(可以通過GPIO或者ADC實現),,,,,,,,,,,,,,,,,,#REF!

,14,TP,,"需要確認不同供應商的TP能否通過TP固件區分,如果無法實現需預留IDPIN識別

",,,,,,,,,,,,,,,,,,#REF!

,15,,,TP的模擬供電通路上建議預留0402/0201磁珠設計,,,,,,,,,,,,,,,,,,#REF!

,16,camera,,需在AVDD供電腳上預留PI型或者RC濾波電路,,,,,,,,,,,,,,下版本修改,,,,#REF!

,17,,,攝像頭的MIPI通道是否滿足幀率要求,MIPI通道數只能為1,2,4三種,禁止按照3個MIPI通道來設計。,,,,,,,,,,,,,,,,,,#REF!

,18,,,BB的MIPI通道要求與Sensor的通道一一對應,對于BB通道數與Sensor通道數不一致的情況,需要按由低到高的順序連接。,,,,,,,,,,,,,,,,,,#REF!

,19,FM,,FM天線到地之間的隔離磁珠建議選用Rdc小于0.2ohm的磁珠,建議0603以上封裝,,,,,,,,,,,,,,,,,,#REF!

,20,Charge,,充電輸入腳上需要預留過壓/過流保護電路和齊納二極管,,,,,,,,,,,,,,,,,,#REF!

,21,connector,,必須對照實際的Layout的信號,來檢查各種連接器的網絡名是否一一對應,,,,,,,,,,,,,,,,,,#REF!

,22,AudioJack,,"AudioJack引腳定義需要與產品定義一致

美標=CTIA=國際標準:左聲道/右聲道/地/麥克風

歐標=OMTP=國家標準:左聲道/右聲道/麥克風/地

",,,,,,,,,,,,,,,,,,#REF!

,23,SIM,,"在每條SIM信號線上,電容和壓敏電阻位置必須預留(0201電容和0402壓敏電阻)

建議SIM卡、T卡信號線上預留0201串位和0402并位,增強ESD性能(MMX客戶要求ESD直接打卡座,可能會放電的信號PIN上)",,,,,,,,,,,,B,FAIL,下版本修改,,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論