ispLever軟件概念、命令和實踐課件_第1頁
ispLever軟件概念、命令和實踐課件_第2頁
ispLever軟件概念、命令和實踐課件_第3頁
ispLever軟件概念、命令和實踐課件_第4頁
ispLever軟件概念、命令和實踐課件_第5頁
已閱讀5頁,還剩25頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

ispLever軟件概念、命令和實踐

一、ispLEVER軟件簡介輸入方式

*原理圖輸入

*ABEL-HDL輸入

*VHDL輸入

*Verilog-HDL輸入

*原理圖和硬件描述語言混合輸入2.邏輯模擬

*功能模擬

*時序模擬3.編譯器

*結(jié)構(gòu)綜合、映射、自動布局和布線4.支持的器件

*含有支持ispLSI器件的宏庫及MACH器件的宏庫、TTL庫

*支持所有ispLSI、MACH、ispGDX、ispGAL、GAL、ORCAFPGA/FPSC、ispXPGA和ispXPLD器件5.ConstraintsEditor工具

*I/O參數(shù)設(shè)置和引腳分配ispVM工具

*對ISP器件進行編程7.軟件支持的計算機平臺:PC:Windows98/NT/2000/XP二、ispLEVER設(shè)計步驟創(chuàng)建新設(shè)計項目選擇器件輸入編輯設(shè)計源文件編譯與優(yōu)化邏輯設(shè)計仿真器件適配器件下載1、創(chuàng)建新設(shè)計項目選擇菜單File選擇NewProject...輸入項目名、項目路徑選擇設(shè)計方式點擊下一步選擇器件項目源窗口源過程窗口2、輸入編輯設(shè)計源文件選擇菜單source選擇New…選擇設(shè)計源文件類型輸入模塊名文件名編輯源文件設(shè)計頂層原理圖選擇菜單source選擇New…選擇源文件類型輸入原理圖文件名畫出原理圖3、邏輯設(shè)計仿真選擇菜單source選擇New…選擇源文件類型輸入測試向量文件名編輯測試向量源文件雙擊編譯雙擊功能仿真點擊SimulateRun分析仿真結(jié)果4、器件適配選擇器件雙擊FitDesign5、器件下載三、原理圖工具箱介紹添加器件按鈕相當于Add->Symbol添加連接導(dǎo)線按鈕相當于Add->Wire原理圖工具箱介紹添加連接總線按鈕原理圖工具箱介紹標注器件或模塊名稱按鈕相當于Add->InstanceName原理圖工具箱介紹標注網(wǎng)絡(luò)名稱按鈕相當于Add->NetName原理圖工具箱介紹I/OMarker(輸入/輸出標記)按鈕相當于Add->I/OMarker原理圖工具箱介紹復(fù)制按鈕相當于Edit->Duplicate原理圖工具箱介紹移動按鈕相當于Edit->Move原理圖工具箱介紹拖拽(橡皮筋)按鈕相當于Edit->Drag原理圖工具箱介紹旋轉(zhuǎn)按鈕相當于Edit->Rotate原理圖工具箱介紹翻轉(zhuǎn)(鏡像)按鈕相當于Edit->Mirror原理圖工具箱介紹擦除按鈕相當于Edit->Delete原理圖工具箱介紹

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論