集成電路設計_第1頁
集成電路設計_第2頁
集成電路設計_第3頁
集成電路設計_第4頁
集成電路設計_第5頁
已閱讀5頁,還剩6頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

集成電路課程設計姓

名:吳

超學

號:080260229指導老師:韓

良哈爾濱工業大學(威海)1、課程設計的目的和意義集成電路課程設計是一門培養學生集成電路設計能力的專業實踐課程。目的是培養學生對先修課程尤其是集成電路設計原理課程中所學到的有關知識和技能的綜合運用能力以及集成電路設計軟件工具的使用,掌握微電子技術人員所需的基本理論和技能,為進一步學習碩士有關專業課程和日后從事集成電路設計工作打下基礎。此課程設計在學生對所學知識的綜合,認識并熟練使用集成電路相關軟件,熟練集成電路設計的技能及規則等方面有重要意義。通過此設計使學生對集成電路設計有初步的認識。2、課程設計的內容1、版圖提取原版圖:首先對器件進行標號。進行此步驟時要分清P管和N管。最好是對P管用奇數進行標注,對N管用偶數進行標注。便于區分。然后從1號管開始,逐個將每個管子的柵極,漏源極進行連接。對于某些連到較遠地方的金屬連線,不方便連線時,可以先用A、B、C...進行標注,待以后器件數目多了后再進行連接。待所有器件連線都已連完,對所畫電路圖進行調整。在調整中要注意“并聯性”,即上面有P管則下面有N管與之對應。同時結合以前所學的反相器、鎖存器的結構,對器件的位置進行調整。使電路圖更直觀、簡潔。最后,測量每個管子的寬長比,并填到器件的屬性中。NMOS管填nch;PMOS管填pch;NMOS管填gnd!;PMOS管填vdd!注意事項:①要注意確保每個器件連接正確,防止出現少連,錯連情況②注意分清P管N管,一邊于分析電路的結構③測量尺寸時,要將版圖放大到足夠大,以防止由于標尺起點位置不準確造成誤差所提取電路圖:2、生成LVS文件1°創建自己的目錄進入到kecheng目錄下的lvs目錄(方法:Termianl窗口中,在kecheng下鍵入cd

lvs),創建自己的目錄,mkdirwuchao3,此時已經創建完自己的目錄wuchao3.2°導入rule文件、.cdl文件、.gds文件.cdl文件代表了電路圖信息,.gds文件代表了版圖信息。導入rule文件:輸入cp../lvs.rul.便可以把rule文件導入到自己建立的文件夾中;導入.cdl文件:在icfb窗口選擇File下拉菜單中export中的CDL,點擊librarybrowser,找到自己的電路圖。把netlist改稱成x136.cdl,便于找到自己的文件。RunDirectory中填入自己剛建立的文件夾,即./lvs/wuchao3。導入.gds文件:方法和搞到.cdl差不多,但此時導出的是版圖。修改lvs.rul文件:在Terminal窗口你做LVS的目錄下鍵入:vilvs.rul,此時進入了編輯狀態。輸入“:wq”保存并退出。3°生成LVS文件:在wuchao3目錄下鍵入如下內容LOGLVS:cirx196.cdl

:conx196:sum

:x

此時會顯示有N管18個P管18個。繼續輸入:PDRACULA:/getlvs.rul:/f./此時LVS文件生成成功輸入vilvs.lvs就可以查看自己所提電路于版圖匹配情況。如圖:修改電路圖:根據LVS文件給出的信息,修改電路中不匹配的地方,注意尺寸標注不對也要進行更改。知道最后匹配完全通過為止。注意事項:①生成LVS文件時是在自己所見目錄下完成的,否則提示找不到文件;②導出.cdl文件.gds文件時,如果出現錯誤,可以看si.log文件。查找錯誤信息。3、電路分析此電路圖與大量與非門構成,同時輸出的結果返回到輸入與J、K、CLK相互作用,是一個JK觸發器結構。CKJKQQN↓00Qn-1QNn-1↓1010↓0101↓11

電路功能:從結構與真值表可以看出,這是一個下降沿觸發的JK觸發器。4、仿真在design中將所提取電路圖創建一個cell,另建一個新電路設計文件,將所創建cell導入。創建外接電源與激勵,并修改激勵的電壓,脈沖參數。進入仿真環境設定仿真結束時間,選擇要觀察波形的端口,開始仿真。注意事項:要選擇合適的周期參數,使各個脈沖可以明顯的表示出相對關系;仿真電路圖:波形圖:5、繪制版圖及DRC在draw文件夾下創建一個繪圖文件,測量原版圖的尺寸,變為1/2后在新文件中畫圖。畫完后進行DRC檢測,修改版圖的尺寸間距,直到完全符合。注意事項:①測量時要放大到足夠大,防止尺寸出現誤差②要分清不同的圖層,不要選錯③注意器件相對位置所畫版圖:注意:在進行DRC檢驗時要注意保存,否則檢驗無效DRC檢驗結果:6、生成版圖LVS從cfb對話框中,在自己原先創建的文件夾wuchao3中導入所畫電路圖與版圖(方法同生成電路LVS)。輸入命令(同前面),用vi打開lvs文件,查看所畫版圖與電路匹配情況。找出不匹配的期間,根據電路圖進行修改,直到所畫版圖與電路圖相符。LVS文件:三、總結集成電路在當今社會中有著越來越重要的作用。作為一名微電子專業的學生,掌握必要的集成電路設計應用軟件,了解設計過程是十分有必要的。通過兩周的學習與設計,我對集成電路設計知識及設計軟件的使用有了更深刻的認識。同時通過對集成電路設計軟件的使用總結了很多經驗。首先對知識的掌握要牢固、深刻。集成電路知識是集成電路設計的基本要求。這涉及到工藝、電路等方方面面的知識。要學會總結這些知識,并應用到實際的設計中。其次要養成良好的設計習慣。集成電路設計要大量運用軟件來完成。良好的使用軟件習慣可以加快設計速度,避免出錯。例如,多注意保存已

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論