數字邏輯512其它時鐘控制觸發器_第1頁
數字邏輯512其它時鐘控制觸發器_第2頁
數字邏輯512其它時鐘控制觸發器_第3頁
數字邏輯512其它時鐘控制觸發器_第4頁
數字邏輯512其它時鐘控制觸發器_第5頁
已閱讀5頁,還剩18頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

數字邏輯章曉卿上海交通大學繼續教育學院第5章同步時序邏輯電路5.1觸發器基本RS觸發器時鐘控制觸發器(常用、其它)不同類型觸發器間的轉換5.2同步時序邏輯電路分析5.3同步時序邏輯電路設計2、其它結構的鐘控觸發器分為主從結構、維持阻塞結構等類型的鐘控觸發器。它們可以有效地克服觸發器的“空翻”現象。工作原理(1)接收輸入信號過程CP=1期間:主觸發器控制門G7、G8打開,接收輸入信號R、S,有:

從觸發器控制門G3、G4封鎖,其狀態保持不變。(1)主從鐘控觸發器1)主從RS觸發器(2)輸出信號過程CP下降沿到來時,主觸發器控制門G7、G8封鎖,在CP=1期間接收的內容被存儲起來。同時,從觸發器控制門G3、G4被打開,主觸發器將其接收的內容送入從觸發器,輸出端隨之改變狀態。在CP=0期間,由于主觸發器保持狀態不變,因此受其控制的從觸發器的狀態也即Q、Q的值當然不可能改變。特性方程CP下降沿到來時觸發器狀態翻轉(邊沿觸發)主從RS觸發器波形示意圖主從RS觸發器輸出狀態的翻轉只能發生在CP下降沿邏輯符號電路特點主從RS觸發器采用主從控制結構,從根本上解決了輸入信號直接控制的問題,具有CP=1期間接收輸入信號,CP下降沿到來時觸發翻轉的特點。但其仍然存在著約束問題,即在CP=1期間,輸入信號R和S不能同時為1。代入主從RS觸發器的特性方程,即可得到主從JK觸發器的特性方程:將主從JK觸發器沒有約束。2)主從JK觸發器時序圖主從JK觸發器的功能表、狀態表、狀態轉換圖、激勵表與鐘控JK觸發器完全相同。邏輯符號電路特點①主從JK觸發器采用主從控制結構,從根本上解決了輸入信號直接控制的問題,具有CP=1期間接收輸入信號,CP下降沿到來時觸發翻轉的特點。②輸入信號J、K之間沒有約束。③存在“一次翻轉”問題(也稱“一次變化”問題)。所謂“一次翻轉”,就是在CP=1期間,由于輸入J、K的信號發生改變后,引起CP下降沿到來時,觸發器輸出錯誤。為避免一次翻轉問題的出現,主從JK觸發器使用時,要求在CP=1期間,輸入端J、K的信號保持不變,即J、K輸入信號不允許變化。電路特點(2)維持阻塞D鐘控觸發器維持阻塞D觸發器的邏輯功能、狀態表、次態方程、狀態轉換圖、激勵表與鐘控D觸發器完全相同。但其狀態翻轉發生的時刻僅限于CP的上升沿(CP)。因而克服了“一次翻轉”問題。(2)維持阻塞D鐘控觸發器實際大量的觸發器門電路增加了兩個輸入端::直接置1輸入端,該輸入端為“0”(或“1”),觸發器狀態立即變為1狀態,即Q=1,Q=0:直接清0輸入端,該輸入端為“0”(或“1”),觸發器狀態立即變為0狀態,即Q=0,Q=1觸發器有兩種工作方式:同步工作方式和異步工作方式。同步工作方式:要求直接置1端與直接清0端(也稱直接復位端)的信號無效,即SD=1、RD=1(或SD=0、RD=0)在CP脈沖作用下,觸發器的狀態由其輸入信號決定。異步工作方式:SD=1、RD=0(或SD=0、RD=1)觸發器立即翻轉為Q=0,Q=1,與其輸入信號及CP端無關;異步工作方式時不允許SDRD(或SDRD)同時為0(或為1)。D觸發器同步、異步工作波形圖邏輯符號CP下降沿時刻有效(3)邊沿JK觸發器邊沿JK觸發器的邏輯符號邊沿JK觸發器的特

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論