




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
2024年大學試題(計算機科學)-verilog歷年考試高頻考點試題附帶答案(圖片大小可自由調整)第1卷一.參考題庫(共25題)1.已知“a=1b’1;b=3b’001;”那么{a,b}=()A、4b’0011B、3b’001C、4b’1001D、3b’1012.簡述有限狀態機FSM分為哪兩類?有何區別?有限狀態機的狀態編碼風格主要有哪三種?FSM的三段式描述風格中,三段分別描述什么?3.編程實現帶同步清0、同步置1的D觸發器。4.VerilogHDL語言進行電路設計方法有哪幾種?5.編程實現帶異步清0、異步置1的D觸發器。6.試用verilog語言,利用內置基本門級元件,采用結構描述方式生成如圖所示的電路。 7.在Verilog語言中什么情況下必需使用復合語句?表達一個復合語句的的語法是怎樣的?8.P,Q,R都是4bit的輸入矢量,下面哪一種表達形式是正確的()A、inputP[3:0],Q,R;B、inputP,Q,R[3:0];C、inputP[3:0],Q[3:0],R[3:0];D、input[3:0]P,[3:0]Q,[0:3]R;E、input[3:0]P,Q,R;9.EDA10.用阻塞賦值方式編程實現二選一功能。11.LPM12.specparam語句和parameter語句在參數說明方面不同之處是什么.13.隨著EDA技術的不斷完善與成熟,()的設計方法更多的被應用于VerilogHDL設計當中。14.在verilog中,下列語句哪個不是分支語句?()A、if-elseB、caseC、casezD、repeat15.關于函數的描述下列說法不正確的是()A、函數定義中不能包含任何時序控制語句;B、函數至少有一個輸入,包含任何輸出或雙向端口;C、函數只返回一個數據,其缺省為reg類型;D、函數不能調用任務,但任務可以調用函數。16.設計一個帶有異步復位控制端和時鐘使能控制端的10進制計數器。端口設定如下:輸入端口:CLK:時鐘,RST:復位端,EN:時鐘使能端,LOAD://置位控制端,DIN:置位數據端;輸出端口:COUT:進位輸出端,DOUT:計數輸出端。17.Verilog語言規定的兩種主要的數據類型分別是wire(或net)和reg。程序模塊中輸入,輸出信號的缺省類型為()。18.下列哪些Verilog的基本門級元件是多輸出()A、nandB、norC、andD、not19.編程實現一個并行加載串行輸出的程序,輸入是一個8位的二進制數。20.元件實例語句“notif1#(1:3:4,2:3:4,1:2:4)U1(out,in,ctrl);”中截至延遲的典型值為()A、1B、2C、3D、421.在高速系統設計中,下列哪種優化方案的目的不是為了提高系統的工作頻率()A、流水線B、樹型結構C、遲置信號后移D、資源共享22.完整的條件語句將產生()電路,不完整的條件語句將產生時序電路。23.怎樣理解在進程語句中,阻塞語句沒有延遲這句話?24.一個大型的組合電路總延時為100ns,采用流水線將它分為兩個較小的組合電路,理論上電路最高工作頻率可達()MHz。25.簡要說明仿真時阻塞賦值與非阻塞賦值的區別。第2卷一.參考題庫(共25題)1.完整的條件語句將產生()電路,不完整的條件語句將產生()電路。2.關于過程塊以及過程賦值描述中,下列正確的是()A、在過程賦值語句中表達式左邊的信號一定是寄存器類型B、過程塊中的語句一定是可綜合的C、在過程塊中,使用過程賦值語句給wire賦值不會產生錯誤D、過程塊中時序控制的種類有簡單延遲、邊沿敏感和電平敏感3.已知x=4’b1001,y=4’0110,則x的4位補碼為4’b1111,而y的4位的補碼為()4.請根據以下兩條語句的執行,最后變量A中的值是()。 reg[7:0]A; A=2’hFF;A、8’b0000_0011B、8’h03C、8’b1111_1111D、8’b111111115.目前國際上較大的PLD器件制造公司有()和()公司。6.下列語句中,不屬于并行語句的是:()A、過程語句B、assign語句C、元件例化語句D、case語句7.下列數組描述中不正確的代碼是()。A、integercou[7:0];B、regbool[16:0];C、integermat[4:0][0:127];D、reg[8*8:1]carray_value;8.inout端口可以定義成下列哪種數據類型()。A、reg類型B、net類型C、reg或net類型D、整數類型9.狀態機常用狀態編碼有()。10.編程實現兩個4位二進制數相減的程序。11.ISP12.根據下面的程序,畫出產生的信號波形。 13.為什么在Verilog語言中,其綜合只支持次數確定的循環,而不支持次數不確定的循環?14.可編程器件分為()和CPLD。15.試使用VerilogHDL設計一個10進制計數器,規定模塊定義為modulecount10(out,clr,clk),其中clk為時鐘輸入,clr為同步清零輸入,低電平有效,out為計數器輸出。 (1)寫出10進制計數器VerilogHDL設計程序并注釋; (2)寫出10進制計數器VerilogHDL測試文件并注釋;16.程序注解,并說明整個程序完成的功能。 17.ASIC18.試用verilog語言描述:圖示為一個4位移位寄存器,是由四個D觸發器(分別設為U1,U2,U3,U4)構成的。其中seri_in是這個移位寄存器的串行輸入;clk為移位時脈沖輸入;clr為清零控制信號輸入;Q[1]~Q[3]則為移位寄存器的并行輸出。 19.EDA縮寫的含義為()20.進程語句的啟動條件是怎樣?21.阻塞性賦值符號為(),非阻塞性賦值符號為()。22.有限狀態機分為()和Mealy兩種類型。23.CPLD24.用EDA技術進行電子系統設計的目標是最終完成()的設計與實現。25.用assign描述的語句我們一般稱之為()邏輯,并且它們是屬于并行語句,即于語句的書寫次序無關。而用always描述的語句我們一般稱之為組合邏輯或()邏輯,并且它們是屬于串行語句,即于語句的書寫有關。第3卷一.參考題庫(共25題)1.Verilog連線類型的驅動強度說明被省略時,則默認的輸出驅動強度為()A、supplyB、strongC、pullD、weak2.子系統設計優化,主要考慮提高資源利用率減少功耗(即面積優化),以及提高運行速度(即速度優化);指出下列哪些方法是面積優化()。 ①流水線設計 ②資源共享 ③邏輯優化 ④串行化 ⑤寄存器配平 ⑥關鍵路徑法A、①③⑤B、②③④C、②⑤⑥D、①④⑥3.在進程中什么情況下綜合為時序電路?什么情況下綜合為組合電路?4.下面哪個是可以用verilog語言進行描述,而不能用VHDL語言進行描述的級別?()A、開關級B、門電路級C、體系結構級D、寄存器傳輸級5.可編程邏輯器件的優化過程主要是對()和資源的處理過程。6.下列描述代碼可綜合的是()A、fork…joinB、assign/deassignC、if…else和caseD、repeat和forever7.下列代碼描述中,不能產生時序邏輯的() A、AB、BC、C8.IEEE9.簡述VerilogHDL編程語言中函數與任務運用有什么特點?10.設計一個帶有異步復位控制端和時鐘使能控制端的10進制計數器。11.下列描述中采用時鐘正沿觸發且reset異步下降沿復位的代碼描述是() A、AB、BC、CD、D12.在verilog語言中整型數據與()位寄存器數據在實際意義上是相同的。A、8B、16C、32D、6413.隨著EDA技術的不斷完善與成熟,自頂向下的設計方法更多的被應用于()設計當中。14.根據調用子模塊的不同抽象級別,模塊的結構描述可以分為()A、模塊級B、門級C、開關級D、寄存器級15.IEEE標準的硬件描述語言是()和VHDL。16.試設計一個3/8譯碼器,規定模塊定義為moduleDecoder(Out,In,En),其中Out為譯碼器輸出,In為譯碼器輸入,En為譯碼使能輸入。要求:寫出3/8譯碼器VerilogHDL設計程序并注釋.17.在verilog語言中,a=4b’1011,那么&a=()A、4b’1011B、4b’1111C、1b’1D、1b’018.基于EDA軟件的FPGA/CPLD設計流程為:原理圖/HDL文本輸入→綜合→_____→_____→適配→編程下載→硬件測試。正確的是()。 ①功能仿真 ②時序仿真 ③邏輯綜合 ④配置 ⑤分配管腳A、③①B、①⑤C、④⑤D、④②19.簡述基于數字系統設計流程包括哪些步驟?20.在case語句中至少要有一條()語句21.FPGA22.在進程中只有當敏感信號是沿觸發(即上升沿或下降沿)時,此時綜合為時序電路;而在進程中只有當敏感信號是電平沿觸發時,此時綜合為組合電路。23.VerilogHDL中任務可以調用其他任務和()。24.編程實現求補碼的程序,輸入是帶符號的8位二進制數。25.Reg型和wire型信號有什么本質的區別?Reg型信號的初始值一般是什么?第1卷參考答案一.參考題庫1.參考答案:C2.參考答案:Mearly型,Moore型;前者與輸入與當前狀態有關,而后者只和當前狀態有關;Binary,Gray,One-Hot編碼;分別為狀態保存,狀態切換,輸出;3.參考答案: 4.參考答案: 1、自上而下的設計方法(Top-Down) 2、自下而上的設計方法(Bottom-Up) 3、綜合設計的方法5.參考答案: 6.參考答案: 7.參考答案:在進程語句中,其條件和循環語句中,只能執行一條語句,當多于一條語句時,則要采用復合語句,復合語句以begin開頭,以end作為結束。8.參考答案:E9.參考答案:電子設計自動化10.參考答案: 11.參考答案:參數可定制宏模塊庫12.參考答案: 1、specparam語句只能在延時的格式說明塊(specify塊)中出現,而parameter語句則不能在延時說明塊內出現 2、由specparam語句進行定義的參數只能是延時參數,而由parameter語句定義的參數則可以是任何數據類型的參數 3、由specparam語句定義的延時參數只能在延時說明塊內使用,而由parameter語句定義的參數則可以在模塊內(該parameter語句之后)的任何位置說明13.參考答案:自頂向下14.參考答案:D15.參考答案:B16.參考答案: 17.參考答案:wire(或net)18.參考答案:D19.參考答案: 20.參考答案:B21.參考答案:D22.參考答案:組合23.參考答案:這是因為,在進程語句中,有阻塞語句和非阻塞語句這兩種,非阻塞語句是有延遲的,而阻塞語句它也是有延遲的,這是因為因果系統都有延遲的,只是阻塞語句的延遲比非阻塞語句的延遲小若干個數量級,因此可視為沒有延遲。24.參考答案:2025.參考答案: 非阻塞(non-blocking)賦值方式(b<=a): b的值被賦成新值a的操作,并不是立刻完成的,而是在塊結束時才完成;塊內的多條賦值語句在塊結束時同時賦值;硬件有對應的電路。 阻塞(blocking)賦值方式(b=a):b的值立刻被賦成新值a; 完成該賦值語句后才能執行下一句的操作;硬件沒有對應的電路,因而綜合結果未知。第2卷參考答案一.參考題庫1.參考答案:組合;時序2.參考答案:A3.參考答案:4’b01104.參考答案:A5.參考答案:Altera;Xilinx6.參考答案:D7.參考答案:D8.參考答案:B9.參考答案:二進制、格雷碼、獨熱碼10.參考答案: 11.參考答案:在系統編程12.參考答案: 13.參考答案:這是因為,在Verilog語言中,它是為電路設計而設計的一門語言,它如高級語言不同,若循環的次數不確定,則會帶來不確定的延遲,而這在電路中是不允許存在的,故綜合只支持次數確定的循環,即對于一個具體的芯片,其延遲是一個定值。14.參考答案:FPGA15.參考答案: 16.參考答案: 17.參考答案:專用集成電路18.參考答案: 19.參考答案:電子設計自動化(ElectronicDesignAutomation)20.參考答案:進程語句的啟動條件是敏感信號發生變化,則進程語句啟動,并且從上到下執行一次,然后就處于等待狀態,當敏感信號再發生變化,再從復上述過程。21.參考答案:=;<=22.參考答案:Moore23.參考答案:復雜可編程邏輯器件24.參考答案:ASIC25.參考答案:組合;時序第3卷參考答案一.參考題庫1.參考答案:B2.參考答案:B3.參考答案:在進程中只有當敏感信號是沿觸發(即上升沿或下降沿)時,此時綜合為時序電路;而在進程中只有當敏感信號是電平沿觸發時,此時綜合為組合電路。4.參考答案:A5.參考答案:速度6.參考答案:C7.參考答案:A8.參考答案:電子電氣工程師協會9.參考答案: 函數和任務都能獨立完成相應電路功能,通過在同一模塊中的調用實現相應邏輯電路功能。但它們又有以下不同: ⑴、函數中不能包含時序控制語句,對函數的調用,必須在同一仿真時刻返回。而任務可以包含時序控制語句,任務的返回時間和調用時間可以不同。 ⑵、在函數中不能調用任務,而任務中可以調用其它任務和函數。但在函數中可以調用其它函數或函數自身。 ⑶、函數必須包含至少一個端口,且在函數中只能定義input端口。任務可以包含0個或任何多個端口,且可以定義input、output和inout端口。 ⑷、函數必須返回一個值,而任務不能返回值,只能通過output或inout端口來傳遞執行結果。10.參考答案:
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年核燃料元件及組件合作協議書
- 2025年月桂醇聚醚磷酸鉀合作協議書
- 線上線下智慧購物商城合作框架協議
- 供應鏈金融服務協議及相關風險控制條款說明
- 員工薪資及獎金詳細收入證明(6篇)
- 保險服務協議書
- 行政管理本科試題及答案指南
- 個人電腦硬件維修維護服務協議
- 餐廳衛生與服務協議書
- 社區農村環境綜合治理合同書
- 2025年新媒體傳播與營銷知識考試試卷及答案
- 2023-2024學年河北省邯鄲市大名縣一中高一下學期5月月考英語試題及答案
- 2025年視覺傳達設計專業能力考試試題及答案
- 《家具設計》課件
- 任務一淘米(教學課件)一年級下冊勞動技術(人美版)
- 門頭承包合同協議書范本
- 國有融資擔保公司筆試真題解析
- 國家開放大學2025年《機電控制工程基礎》形考任務1-4答案
- 頂管機租憑合同協議
- 出納人員面試題及答案
- 中招美育考試試題及答案
評論
0/150
提交評論