eda教程時鐘分頻電路_第1頁
eda教程時鐘分頻電路_第2頁
eda教程時鐘分頻電路_第3頁
eda教程時鐘分頻電路_第4頁
eda教程時鐘分頻電路_第5頁
已閱讀5頁,還剩9頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

會計學1eda教程時鐘分頻電路2023/1/182內(nèi)容概要實驗目的實驗要求實驗原理實驗內(nèi)容實驗報告第1頁/共14頁2023/1/183實驗目的了解時鐘分頻電路的原理。掌握使用always塊結(jié)構(gòu)和if-else語句實現(xiàn)時序邏輯電路的方法。掌握使用reg型變量實現(xiàn)同步計數(shù)器的方法。掌握VerilogHDL語言中parameter常量及if語句的用法。學習和掌握采用ModelSim軟件進行功能仿真的方法。第2頁/共14頁2023/1/184實驗要求設(shè)計兩個時鐘分頻電路輸入信號時鐘信號clki清零脈沖clr(高有效)輸出信號輸出時鐘信號clko(1)假設(shè)輸入時鐘周期為1ms,設(shè)計分頻電路1,使輸出時鐘周期為10ms,并采用同步清零方式。(2)假設(shè)輸入時鐘頻率50MHz,設(shè)計分頻電路2,使輸出時鐘周期為1ms,并采用異步清零方式。第3頁/共14頁2023/1/185實驗原理時鐘分頻電路原理異步二進制加法計數(shù)器

用n個T’觸發(fā)器,實現(xiàn)對輸入時鐘的2n分頻。將低位觸發(fā)器的輸出,接到高一位觸發(fā)器的CP端(下降沿觸發(fā)時),最高位觸發(fā)器的輸出,即為對輸入時鐘的2n分頻信號。第4頁/共14頁2023/1/186實驗原理時鐘分頻電路原理同步二進制加法計數(shù)器(推薦)

用n個T觸發(fā)器,實現(xiàn)對輸入時鐘的2n分頻。即第一級觸發(fā)器的T1=1;第二級觸發(fā)器在第一級觸發(fā)器為1時,再來計數(shù)脈沖才翻轉(zhuǎn),因此T2=Q1;第三級觸發(fā)器在第一級、第二級觸發(fā)器都為1時,再來計數(shù)脈沖才翻轉(zhuǎn),因此T3=Q2·Q1;依此類推,第n級觸發(fā)器的Tn=Qn-1

·

·

·Q2·Q1。最高位觸發(fā)器的輸出,即為對輸入時鐘的2n分頻信號。

第5頁/共14頁2023/1/187如何實現(xiàn)非2n分頻的整數(shù)分頻?可使用reg型變量實現(xiàn)計數(shù)器的功能。用parameter常量設(shè)定計數(shù)器的寬度,當計數(shù)器的值達到此寬度時,計數(shù)器重新回到0狀態(tài),否則繼續(xù)計數(shù)。reg[3:0]count;parametercount_width=10;……beginif(count==count_width-1)count=0;elsecount=count+1;endclkout=count[3];若電路沒有特殊要求,可用加法計數(shù)器的最高位輸出作為分頻電路的輸出;否則根據(jù)實際要求對分頻電路的輸出進行賦值。第6頁/共14頁2023/1/188實驗內(nèi)容用VerilogHDL語言設(shè)計(1ms-10ms)分頻電路1.

用加法計數(shù)器的最高位輸出作為分頻電路的輸出。第7頁/共14頁2023/1/1892.

修改程序,使輸出時鐘clko在計夠10個數(shù)后才有一個正跳變。采用非阻塞賦值語句。clkout只在計數(shù)值為9時為"1",其他時候都為"0";采用非阻塞賦值,clkout比count值正好滯后一個時鐘周期。

第8頁/共14頁2023/1/18103.

設(shè)計電路使輸出時鐘信號的前半周為低電平,后半周為高電平。提示:當計數(shù)器計到分頻系數(shù)的一半時,計數(shù)器清零;

且clkout翻轉(zhuǎn)(clkout=~clkout;)。第9頁/共14頁2023/1/1811用VerilogHDL語言設(shè)計(20ns-1ms)分頻電路

1.用加法計數(shù)器的最高位輸出作為分頻電路的輸出。第10頁/共14頁2023/1/18122.

修改程序,使輸出時鐘clkout在計夠50000個數(shù)后才有一個正跳變。第11頁/共14頁2023/1/18133.采用ModelSim軟件進行功能仿真提示:在測試文件中時鐘激勵的周期設(shè)為20ns,仿真結(jié)束時間設(shè)為3ms。

第12頁/共14頁2023/1/1814實驗報告在第一個分頻電路中,三種方法的仿真波形有何不同?哪種波形更合理?仿真中是否出現(xiàn)競爭冒險?若有,如何解決?給出每種方法的時序仿真波形截圖,并結(jié)合自己的設(shè)計思路加以說明。同步

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論