嵌入式第五章精品課件_第1頁
嵌入式第五章精品課件_第2頁
嵌入式第五章精品課件_第3頁
嵌入式第五章精品課件_第4頁
嵌入式第五章精品課件_第5頁
已閱讀5頁,還剩19頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、嵌入式第五章第1頁,共24頁,2022年,5月20日,3點10分,星期三5.1 DSP電源電路 DSP應用系統一般是一個多電源系統,通常包含5V和3.3V兩種電源。這是因為多數DSP芯片是采用3.3V來供電的,而許多外圍接口芯片是采用5V供電。 對于多電源供電系統,一般采用5V電源供電,對于其他數量級的電源可經電壓變換得到。5V電源可經外部的開關電源直接得到,或者將220V交流電經整流、濾波、穩壓后得到。一般來講,這樣得到的5V電源的帶負載能力較強,但紋波較大,很難直接應用到DSP系統中。為此,一般要經過DC/DC變換或隔離處理。下圖給出了幾種完成此類功能的芯片及其典型電路的連接方法。有關芯片

2、的主要參數見表。退出第2頁,共24頁,2022年,5月20日,3點10分,星期三退出第3頁,共24頁,2022年,5月20日,3點10分,星期三退出第4頁,共24頁,2022年,5月20日,3點10分,星期三DC/DC芯片的主要參數 型 號功 能輸入電壓(V)輸出電壓(V)輸入電流(mA)輸出電流(mA)最大值典型值MAX877開關型升/降壓1.8650.310.22240MAX777/778/779開關型升壓165/3或3.3/可調0.310.22300MAX639/640/653開關型降壓411.55/3.3/3可調0.020.01225MAX738A/744A開關型降壓616531.77

3、50MAX878開關型升/降壓1.863.3/30.310.22240MAX748開關型降壓3.3163.331.7750MAX651/649/652開關型降壓416.53.3/30.10.082000TPS7333Q開關型降壓53.3500退出第5頁,共24頁,2022年,5月20日,3點10分,星期三 對于需同時產生3.3V和1.8V的電源,可采用圖5-3所示的TI公司的TPS767D318電路。該芯片屬于線性降壓型DC/DC變換電路,由5V可同時產生兩種不同的電壓(3.3V、1.8V或2.5V),其最大輸出電流1000mA,可同時驅動一片DSP和少量外圍電路。退出第6頁,共24頁,202

4、2年,5月20日,3點10分,星期三 另外,在設計PCB板時,對于模擬電源(VDD)和數字電源(VCC)、模擬地(AGND)和數字地(DGND)應分開走線,建議使用專門的電源和地線布線,且電源和地線要盡可能地寬,并且在主干線上要放置大小不等的濾波電容(50-100F),以濾除多種不同頻率的噪聲。在電源和地線的支線上和器件附近,也要安排一些小電容(0.01-0.1F)。退出第7頁,共24頁,2022年,5月20日,3點10分,星期三5.2、晶振、鎖相環及復位電路5.2.1 晶振電路 DSP所需的晶振一般有兩種:有源晶振和無源晶振。其中有源晶振有四個引腳,無源晶振有兩個引腳。 有源晶振按供電方式的

5、不同又可分為5V和3.3V兩種。圖示的接法為3.3V供電方式,使用3.3V供電晶振的主要優點是電路連接比較簡單,可以直接連接到DSP的XTAL1的引腳上(DSP外圍電壓是3.3V)。 退出第8頁,共24頁,2022年,5月20日,3點10分,星期三 采用5V供電方式的有源晶振時,需在它的輸出端進行電平轉換。有源晶振驅動能力較強,輸出頻率范圍也較寬(1Hz-400MHz),因此在設計DSP系統時經常采用。 使用無源晶振的優點是價格便宜,但它的驅動能力比較差,一般不能提供多個器件共享,而且它可提供的頻率范圍也比較小(一般在20kHz-60MHz)。圖5-4所示的無源晶振所接的電容典型值為20-30

6、pF。退出第9頁,共24頁,2022年,5月20日,3點10分,星期三5.2.2 鎖相環電路 TMS320LF2407A內部具有鎖相環(PLL)電路,可將一個較低的外部時鐘在芯片內部實現倍頻,這對于整個電路板的電磁兼容性是很有好處的,因為外部只需使用較低頻率的晶振,避免了外部電路的時鐘干擾,同時也避免了高頻時鐘干擾電路板上的其他電路。 TMS320LF2407A的PLL模塊使用外部濾波電路回路來抑制信號抖動和電磁干擾,使信號抖動和干擾影響最小。 在設計PCB板時,所有連接PLL的導線必須盡可能的短。 退出第10頁,共24頁,2022年,5月20日,3點10分,星期三復位電路 TMS320LF2

7、407A內部帶有上電復位電路,可以直接在RS復位引腳外接一個上拉電阻即可,這對于簡化外圍電路、減少PCB板的尺寸是很有用處的。但是為了調試方便經常采用圖示的手動復位電路,在調試時可方便地進行手動復位。退出第11頁,共24頁,2022年,5月20日,3點10分,星期三5.3 電平轉換接口電路 隨著便攜式數字電子產品的迅速發展,要求使用體積小、功耗低的器件來構成電路,因此,現在許多集成電路的工作電壓已經從5V降低到3.3V,但在許多場合仍在用5V供電的邏輯器件,因此許多設計是5V和+3.3V邏輯器件共存,而且不同的電源電壓在同一PCB中混用。隨著更低電壓標準的引入,混合電壓的系統將會在很長時間內存

8、在。 TMS320LF2407A等新一代DSP芯片的I/O工作電壓是3.3V,因此,其I/O電平也是3.3V。在設計DSP系統時,除了DSP芯片外,必須設計DSP芯片與其他外圍芯片的接口,如果外圍芯片的工作電壓也是3.3V,那么就可以直接連接。但是,由于現有的很多外圍芯片的工作電壓是5V,因此就存在一個如何將3.3VDSP芯片與這些+5V供電芯片的可靠連接問題。 退出第12頁,共24頁,2022年,5月20日,3點10分,星期三 對于3.3V低電壓DSP器件來講,其引腳信號高低電平的門限值與普通TTL門限相同,故DSP的輸出信號可以直接驅動5V外圍器件的輸入,不需附加電平轉換電路;另外,由于D

9、SP引腳允許輸入信號電壓的范圍是03.6V,不可以承受5V的輸入信號電壓,因此,在DSP與外圍器件之間應進行電平轉換。 退出第13頁,共24頁,2022年,5月20日,3點10分,星期三 74LVC245的輸入端可承受5.5V信號,其輸出信號的電平為3.3V,與其功能類似的芯片還有74LVC4245、74LVC16245等。 輸 入功 能DIRLL數據從B口到A口傳送LH數據從A口到B口傳送HX隔離狀態 除了上述電平轉換方法外,還可采用雙電壓工作的CPLD可編程器件實現電平之間的轉換。 對于CMOS電平的外圍器件,必須采用專門的轉換芯片。退出第14頁,共24頁,2022年,5月20日,3點10

10、分,星期三 以上介紹的轉換器件不但起到了電平轉換作用,同時也起到了驅動的作用。對于傳輸速率較低的數字信號,也可以考慮通過光電隔離的方法來實現。 退出第15頁,共24頁,2022年,5月20日,3點10分,星期三5.4 JTAG接口電路設計 同其他的單片機應用系統一樣,一個完整的DSP應用系統必須具有仿真器的標準接口,PC通過這個接口可以進行程序的調試和下載。仿真器和JTAG的連線可以購買,用戶只需清楚JTAG接口的各個引腳的定義便可在應用板上設計自己的JTAG接口。 需注意的是,JTAG接口引腳的定義順序不同于一般的集成芯片引腳的逆時針順序,而是從上到下、左右交替排列。 退出第16頁,共24頁

11、,2022年,5月20日,3點10分,星期三 JTAG接口與應用板中DSP芯片連接的原理圖 如下: 1)要求安裝仿真器的計算機與DSP應用系統可靠接地; 2)禁止帶電插拔JTAG接頭; 3)正確的操作順序是:先退出計算機系統的仿真窗口,然后再將DSP應用板斷電,否則可能出現仿真器不能正常運行的情況。 注意以下幾點 問題:退出第17頁,共24頁,2022年,5月20日,3點10分,星期三5.5 DAC接口電路串行D/A接口 由于DSP內部包含有串行外設接口SPI模塊,且SPI的外部連線較少、速度較快,因此在應用系統中的SPI沒有用作其他目的的情況下,可以配合具有SPI接口的外部器件進行D/A轉換

12、。 目前,具有SPI接口的外部器件較多,如LED驅動、A/D轉換、D/A轉換等芯片,其中,MAX5121就是適合于SPI通信的D/A轉換芯片,有關MAX5121與DSP芯片的連接及應用可參考第四章的有關內容。 退出第18頁,共24頁,2022年,5月20日,3點10分,星期三并行D/A接口 DSP對并行DAC芯片的訪問形式是只寫不讀。以下介紹DSP與AD7837的接口方法。 AD7837為12位雙通道(A和B)的DAC,其數據線只有8位,低8位和高4位數據線復用,對于每個DAC,完成一次轉換操作的過程是:先將待轉換的低8位數據送到AD7837,然后,再寫高4位,最后,通過I/O引腳輸出一個轉換

13、鎖存信號到AD7837的引腳,從而啟動D/A轉換。地址信號A0和A1用來選擇AD7837中的A或B轉換器。 退出第19頁,共24頁,2022年,5月20日,3點10分,星期三5.6 SRAM接口電路 SRAM是DSP最常用的外圍存儲設備,它具有接口簡單、讀寫速度快等優點。常用的SRAM有IDT7128、CY7C1024、CY7C1021等。 退出第20頁,共24頁,2022年,5月20日,3點10分,星期三 CY7C1021是16位高性能CMOS靜態RAM,對其基本操作有兩種情況: 1)當輸入信號 和 同時為低電平時,選通該芯片的寫功能。當低字節使能位 變低時,選通低8位數據端口,即來自I/O

14、引腳I/O8-I/O1的數據被寫入到地址引腳A15-A0所指定的位置;當 變低時,選通高8位數據端口,即來自I/O引腳I/O16-I/O9的數據被寫入到地址引腳A15-0所指定的位置。 2)當輸入信號 和 為低電平、同時迫使 變高電平時,選通該芯片的讀功能。當低字節使能位 變低時,存儲器中指定位置中的數據將出現在I/O引腳I/O8-I/O1上;如果高字節使能位 變低時,指定的高8位數據出現在I/O引腳I/O16-I/O9上。 退出第21頁,共24頁,2022年,5月20日,3點10分,星期三CY7C1021功能表 選擇,輸出禁止高阻高阻HHL選擇,輸出禁止高阻高阻HHL寫高8位數據輸入高阻LH寫低8位高阻數據輸入HL寫所有位數據輸入數據輸入LLLL讀高8位數據輸出高阻LH讀低8位高阻數據輸出HL讀所有位數據輸出數據輸出LLHLL掉電高阻高阻H模式I/O16-I/O9I/O8-I/O1退出第22頁,共24頁,2022年,5月20日,3點10分,星期三 圖示給出了CY7C1021與DSP的一種接口電路。從圖中可以看出,每次讀、寫操作的是整個16位數據,不分高低字節。通過譯碼電路將64KB的SRAM空間分為兩個地址空間(由地址的最高位A15的值決定),即數據區和程序區,具體區間的劃分由用戶的譯碼方法決定,利用

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論