




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、(tACrear/veU-Creative Tecluiology LimitodBe part (tf someihing 6ig北京耀華創芯電子科技有限公司Protel原理圖PCB到Cade nee的數據轉換Date :2008/ 04 / 25Author :周曙光Version :v16.xKeywords :數據轉換AD6(Altium Designer 6)Note :任何兩個EDA工具之間的數據轉換都不是百分百的正確,都需要做一定修改。隨著PCB設計的復雜程度和高速 PCB設計需求的不斷增加,越來越多的 PCB設計者、 設計團隊選擇 Cade nee的設計平臺和工具。但是,由于沒
2、有 AD6數據到Cade nee數據直接 轉換工具,長期以來如何將現有的基于 AD6平臺的設計數據轉化到 Cade nee平臺上來一直 是處于平臺轉化期的設計者所面臨的難題。下面結合Cade nee和Altium的PCB設計工具,提供一條比較合理的轉換途徑。1、環境:轉換中使用到的工具a) Altium Desig ner 6b) Cade nee Capture CISe) Cade nee Oread Layoutd) Cade nee PCB Editore) Cade nee PCB Router(CCT) 2、Altium - AD6 原理圖到 Cade nee - Capture
3、CIS在Altium Designer 6 原理圖的轉化上我們可以利用Altium Designer 6的Save Prejeet As來實現。通過這一功能我們可以直接將AD6的原理圖轉化到 Capture CIS中。北京耀華創芯電子科技有限公司北京耀華創芯電子科技有限公司然后直接保存為*.dsn文件。北京耀華創芯電子科技有限公司(u-CreativeU-CreTecluiolo gy LimitedBe pari cjsomething big北京耀華創芯電子科技有限公司注意事項:這里,我們僅提出幾點通過實踐總結出來的注意事項。a)圭寸裝信息AD6在輸出Capture DSN文件的時候,沒有
4、輸出封裝信息,在Capture中我們會看到所以元件的PCB Footprint屬性都是空的。這就需要我們手工為元件添加封裝信息,這也是整 個轉化過程中最耗時的工作。在添加封裝信息時要注意保持與AD6 PCB設計中的封裝一致性,以及Cade nee在封裝命名上的限制。例如一個電阻,在 AD6中的封裝為 AXIAL0.4,在后面介紹的封裝庫的轉化中,將被 修改為AXIAL04,這是由于 Cade nee不允許封裝名中出現“ ”;再比如DB9接插件的封裝 在AD6中為DB9RA/F,將會被改為 DB9RAF。因此我們在 Capture中給元件添加封裝信息 時,要考慮到這些命名的改變。當然,如果自己有
5、一些標準的Cade nee的PCB封裝庫,也可以直接輸入對應的封裝庫名稱。只是需要注意的就是在后面要導入器件的位置信息的時 候,需要把 AD6中的PCB封裝名稱修改為 Cade nee的PCB封裝名稱。當然兩個軟件中封 裝庫的原點應該是一致的,否則后面導入PCB Editor時候,器件不在原來的位置。b)原始設計要規范AD6的原理圖應該要規范,保證導出之后的錯誤盡可能的少,譬如,網絡的連線最好 不要直接連接到 pin管腳,應該來出來一段線之后再去連接其他管腳。還有電源地符號,最 好在AD6中引出一段線再接。c)管腳信息一些器件的隱藏管腳或管腳號在轉化過程中會丟失,需要在Capture中使用庫編
6、輯的方法添加上來。通常易丟失管腳號的器件時電阻電容等離散器件。d)層次化設計中的問題在層次化設計中,模塊之間連接的總線需要在Capture中命名。即使在 AD6中已經在父設計中對這樣的總線命名了,還是要在Capture中重新來過,以確保連接。e)個封裝對應幾個部分的器件北京耀華創芯電子科技有限公司U-Cr&ative T&cluiology Limited.Be part ojsomething big對于一個封裝中有多個部分的器件,要注意修改其位號。例如一個74IS00,在AD6中使用其中的兩個門,位號為 U8A,U8B。這樣的信息在轉化中會丟失,需要重新添加。基 本上注意到
7、上述幾點,借助AD6,我們就可以將 AD6的原理圖轉化到 Capture中。進一步導入Capture CIS之后的效果:推廣,這也為現有的 AD6原理圖符號庫轉化到 Capture提供了一個途徑。總之,我們在轉換完成之后還需要檢查一下,盡可能滿足CIS的原理圖設計要求。3、Altium - AD6 的 PCB 封裝庫到 Cade nee - PCB Edit o 的轉換長期使用Protel作PCB設計,我們總會積累一個龐大的經過實踐檢驗的Protel封裝庫,當設計平臺轉換時,如何保留這個封裝庫總是令人頭痛。這里,我們將使用Oread Layout ,和PCB Eeitor來完成這項工作。在這里
8、,我推薦大家使用一個免費的庫制作工具:Allegro封裝生成器 0.08 (FPM ),這個軟件在 上可以去下載。這個免費軟件可以 生成幾千個Allegro的封裝庫,滿足我們大部分的需要,而且這個軟件還有一個優點,它的 封裝庫命名,都是按照國際標準-IPC 7531標準命名,我們任何一個PCB設計軟件,都可以 參考這個命名標準。所以,我們需要轉換的庫只是少部分了,只有那些形狀異樣的,需要我 們從AD6轉換到 PCB Editor。注意點:Allegro的建庫,還需要建焊盤,所以工作量稍大。但有一點,繁瑣的工作, 是為我們的設計更嚴謹,不那么隨意。下圖的虛線框中是 Allegro封裝庫的一些內容
9、:Flash是用在負片時候,過孔(當然包括通孔焊盤)與平面連接的形狀,后綴名:*.fsm和*.dra。Shape是做異型焊盤用的,后綴名:*.ssm和*.dra。上面兩項是為了做一個焊盤。通過 Cade nee 的 Cade nee SPB 16.0->PCB Editor Utilities-> pad desig ner 來設計一個 *.pad。 有了 pad文件,我們才可以去創建我們的封裝。北京耀華創茁電子科技有限公司(U-Crctivc*.psm和*.dra這是器件封裝的后綴名。*.bsm和*.dra這是 Mechanical圭寸裝的后綴名。*.osm和*.dra這是圖框符
10、號的后綴名。Flash1PadstJick Editor *I11111呻11Symbol Editorsofloi.<lra j|*1Allegro PCB Editor :DfrSiQn! LdUdutManufacturongoutputsManufacturong outputs.birw .dra在這里,把Cade nee的封裝介紹的詳細點,主要是因為做設計,我們的庫一定要標準, 這樣才能完成一個好的PCB。AD6 to PCB Editor的封裝轉換步驟:a)在AD6中將PCB封裝放置(可以一次將所有需要轉換的全部放置上來)至L張空的 PCB中,并將這個 PCB文件用Prot
11、el PCB 2.8 ASCII的格式導出,File->Save As ;Iasi cu址認 E.4Utt Epotr Ie心Juki內 Ualp 鮭辛亨 JA * | 弓二*Inpir tCtrL*O丄 Opta Pr&ject.FfeV Qpiu IXi-Lfc n.ClrLiS 1Ssvfl S .ksi.心£av« IhsbciLAs.E敘込 OutputsAmh.i里ly 口u-lpnllEI, Tri nt Frezi *!-TrstL .C Lrl*Pf 缺L FEF.Inpotrt Yliu*'!£«C4Ut DoC
12、UA«ntE血 Frjv-I; fJ;ec«ELt D«si (Di Vorksp kC£5ExitAltmF磬叱酊.PcbDocb)使用 Cade nee 的 Oread Layout 軟件,導入(import)這個 Protel PCB 2.8 ASCII 文件并保 存(.max);U-Creative Terluioloigy LimitedBe pari qfsometfiing 力jg北京耀華創茁電子科技有限公司(U-Crcativc.%iy ijij'ITI-Creative Tpcluiology LimitedBe pari qf
13、some£/iing bigj c- si IfNewL卜匚h.MXLW F*x* -Q- du-c t.1 D: p-cli-M» t210AXIS. mMK E 33 : Xp-da-Xurf 1.Xm ilk . m ilkn B: Vpcb- . . XKultQd DDAJLD< 1 _ a U Vpcb'h t «e- s t PCB 1 m5 D: p-c'bX,|i! B m *t *1 m uc 1 . m amG D1 : X.p-ctXpjr 1. wl m wac工 Q: ¥yLprjy*H u t. wl
14、1 mle k mvJ_ m-ucHUT Tnt. «x =*!> uibi mA2< g匚:EHFCB XImlI8* U. L MJ MXLU *L If P l-L 1 ± !B匚B豆曰曰4 FC»t fti- ranFADS PCBFCAJ3 PCBFCBE3 lr* o twlSB SEZmco FCBFCBaM-dx: PCBT1XF t. o> T-Ajrrml1TDF t. a*1SPECCTRA to _2口7弋 ifiCAD Lo lujrwtImport->Protel PCB,選擇我們剛才導出的PC我件:Input
15、Pr-n-tel PCE Filec) 使用 Cade nee 的 PCB Editor 將生成的 Layout .max 文件 import 為 Allegro 的.brd 文件;Stwy As.InpartIscpar tFill Viewer.Plot Setup .Plot Previtjr.Plot.Pgaper ties.CaiLf e Edi lor ££f i卩 t.R點亡ent DesifBiSArtwark.IFF.Stre«ii .ms.P£MJ.QH3AD Lsyoul.<1 Htl t FGD “£ EL: ii
16、UihiAtd. b-l 4 FiuJ-HI J tl /phWl ftl-LLLh |丸I JhH jlrEl QitpLmfSlif+ Lfi-r tLbr* |wiri tatJrja H'lMEbrivs1WHFnq;cair bataviHMm,I I jH * Irei«uJHr-Fid.jKitri -tirUGliiiI !* 曹 1 OdMlJHLlL*.d)在PCB Editor里,把新生成的.brd文件打開,選擇頂層菜單的 Tools>Padstack>Modify Design Padstack,此時會在Options標簽頁里面看見當前pa
17、d的名稱和數量(從24.pad開始逐一 增加)。逐一選擇一種,點選 ” Edit,"激活Padstack Designer對選中的.pad進行編輯。北京耀華創茁電子科技有限公司Cu-CrctivcTJ-Cre-ative Tefchiiology LimitedBe pari qfsome£/iing big北京耀華創茁電子科技有限公司e)對于表貼pad,首先查看Layers標簽頁,檢查此Pad是否已經存在庫中或可以用庫中 已經存在的.pad替換,用Tools->Padstack->Replace命令去替換焊盤。如果沒有,那么就 需要修改: Parameters
18、標簽頁中 Type選項由 ” Blind/Buried 改為” Singl項”; Un it部份:Un its選擇Mils, Decimal places輸入0 表示使用單位為 mil, 小數點后沒有小數,即為整數; Layers標簽頁中,刪除TopBottom之間除Default Internal層之外其他的所有層;調整頂層的 Regular Pad、Thermal Relief (比 Regular Pad大 6Mil )、Anti Pad (比 Regular Pad大6Mil ); Soldermask_Top層的 Regular Pad (比Top層Regular Pad大6Mil
19、) ; Pastemask_Top層 的Regular Pad (同Top層Regular Pad),確認其他不用層的數據為 ” Null ;(對于表貼pad,只 需要設置 Top、Soldermask_Top 和 Pastermask_Top三層即可) 按照.pad文件的命名格式對新建立的這個pad進行保存,保存在環境變量里設置的allegro 識別的路徑內。Setup->User Prefere nces;CJmwv C>&5ion_Mih5Li ArlwaikLi AjLHotav±Li BrahamLi 亡odaa l"l CofMia jpaB
20、hei l"i CcmJjaLpa*1 亡二j Dfr5ign t-a«iitKPrell£it3fv&cAalh dtfMnspotin: ktipalli:pbjn_p-aih5 | EMaci'cDi?口即Di5|JflM_5OVDivirag 臥EthFiJHmVIMQBT Gb±xiTHHJuJapfll h.”.= ulh pc-el_lt«_p3th: p±mp«hEhpisHnIjispafln:piadlp-ii.1iopdaQp_iefR¥ilMe_j>ah:ErrecHi
21、veI i'll* il r j Rwta-ii: Command 匚 tHTFTIil rd Command CcHnAwnd 匚曲 ridConwnflnd Co*nrand 匚 mvYM>dQiioctalia£" X lb *Mk*cDp&ngi>EAAiuli ri pW*iAnQ«.II1*5umm 否 detcApfliCHtSewchpethiF fc® ibrwy pads4 gdp亦-.鄒MWb已命./srnb d AZAdirKSPS.lG Q/±ldJesyMb*d / U *d ei >
22、;c e.«S I-W T y. U s Ka 11/I nc-a lpc t>/d s I -a c k s d /Cideige/SETiS.Cl/sFiaiZticbi/pcbhWiiJfirbflk d /CAdHrrcH/SFEIB IS.Q/xHammacb/lapr-obb/x|jrTDlx B:pctW Er 訃 3 X I Ca-rcl它Exj-innd北京耀華創茁電子科技有限公司北京耀華創茁電子科技有限公司選擇頂層菜單的Tools> Padstack>Replace,點選剛剛修改的 Pad,此時在Options標簽北京耀華創茁電子科技有限公司U-
23、Creative Tecluiology Limitoddepart qf wmeiMng big(uCreative頁的Old選項里面里會出現未改之前的Pad名稱;再點擊New選項后面的按鈕,選擇新建立的Pad,最后點擊下方的Replace按鈕,完成對此Pad的更新。對于過孔的pad,首先查看Layers標簽頁,檢查此Pad是否已經存在庫中或可以用庫中已 經存在的.pad替換,用Tools->Padstack->Replace命令去替換焊盤。如果沒有,那么就需要 修改: 確認Parameters標簽頁中Type選項為” Through"或者定義為” Blind/Buri
24、ed視設計需 要而定); Unit部份:Un its選擇Mils , Decimal places輸入0表示使用單位為 mil,小數點后 沒有小數,即為整數; Layers標簽頁中,刪除TopBottom之間除Default Internal層之外其他的所有層;調整頂層的 Regular Pad、Thermal Relief (比 Regular Pad大 10Mil )、Anti Pad (比 Regular Pad大 10Mil );復制 Top層信息并且 Copy to all,即可設定 Top、Default Internal 和 Bottom 這3層; 調整 Soldermask_T
25、op 層的 Regular Pad (比 Top 層 Regular Pad 大 6Mil ) 并復制到 Soldermask_Bottom 層;(對于過孔 pad,不需要設置 Pastermask_Top層) 按照.pad文件的命名格式對新建立的這個pad進行保存,保存在環境變量里面設置的allegro識別的路徑內; 選擇頂層菜單的Tools> Padstack>Replace,點選剛剛修改的 Pad,此時在Options標簽 頁的Old選項里面里會出現未改之前的 Pad名稱;再點擊New選項后面的按鈕,選擇新建立的 Pad,最后點擊下方的Replace按鈕,完成對此Pad的更新
26、。f)按照上面(e)項的方式將所有pad替換完成;注:由于PCB Editor每生成一次庫文件的時候,其.pad文件的名稱都是從24.pad開始依次增加直至所有的pad輸出完畢。如果進行2次或多次庫文件生成操作,后面的操作產生的.pad文件(從24.pad開始的)會覆蓋前面的.pad文件從而導致在調用前面生成的庫文件.dra時出現焊盤被更換的情況,所以在導出之后需要從.dra文件中重新建立.pad文件并將.dra中的pad用新生成的.pad文件replace才能保證庫的正確使用!在這里我建議大家還是安裝IPC標準為我們的焊盤命名,保證各個EDAC具統一,也保證我們設計團隊的統一。g)接下來,我
27、們使用 PCB Editor的Export->libraries功能將圭寸裝庫* .dra、*.psm等,焊盤 庫*.pad輸出出來,再經過h)操作,將ref等加上就完成了 AD6封裝庫到PCB Editor轉化;h)A D6中的 ” Designator轉換為 PCB Editor 里Components 下Ref Des 的Silkscreen_Top 和 Display_Top 這 2 層;” Commen” 轉換為 Geometry 下 Part Geometry 的 Silkscreen_Top 禾口 Display_Top這2層。此時將2個” Designator與"
28、;2個” Commen刪除(如果沒有,不關注它),并 在 Ref Des 的 Silkscreen_Top 層添加 ” REF ,在 Device Type 的 Silkscreen_Top 層添加 ” DEV ;重點說明:位號REEK、須是手動添加,軟件轉換的時候,這個屬性丟失。i)File>Save as按照元器件命名規則生成* .dra文件并保存至allegro元件庫目錄下;j)File>Create Symbol生成* .psm文件并保存至* .dra的同一目錄下。至此AD6元器件導入 PCB Editor的過程全部結束, 在PCB Editor里面可以對新生成的 庫文件進
29、行調用。在 PCB Editor中通過* .pad文件組織* .dra文件,通過* .dra文件生成* .psm 等文件后才能對元器件進行調用,所以在元件的使用過程中要注意各個部分的對應關系避免 出現*.pad的錯誤調用等不匹配現象的發生。注意:庫轉換過程中,器件的原點不要去修改,如果修改,后面導入位置信息的時候, 器件就會不在原來的位置。U-Creative Tecluioiloigy LimitodBe part (tf someihing 6ig4、AD6的PCB設計文件到 PCB Editor中的轉換有了前面兩步轉換原理圖和 PCB封裝庫,我們可以進行 AD6到PCB Editor的P
30、CB轉 換了。這個轉化過程更確切的說是一個設計重現過程,我們將在PCB Editor中重現AD6的PCB的布局和布線。當然前面說過了可以從 AD6另存為Protel PCB 2.8 ASCII的格式的PCB,然后從ORCAD Layout 中 Import 這個 PCB, save成一個 *.max 文件,再從 PCB Editor 中 Import 生成的 *.max, 存成一個*.brd文件。但這種方法轉換的PCB不能和原理圖(CIS原理圖)同步,所以意義不是很大。1傳網表把轉換好的原理圖(添加了封裝信息之后的原理圖),生成PCB Editor格式的網表傳遞B Allefio Design
31、 Entry CISPih Design Edit View1 Accessorhs Repcrts Opti«泊席日色睹AjnioUta .Buck Imwt&tfl. d: pcbbcdbc.Vpidi Pr-operties.PCEPari llmg酣* Fib HeraichuHuies Check-,Q 口ResourceCrtils Hetlist.J£ C it 5? h.Cradi Dijfitrtfitial Pair. 4-® BCDtdCross Raftrcinjce.h.Q oBall dF Ut«iriali.* 口
32、Deiicu 1port hcpvtiti. L訃 ruyApqN Fr<p«rtiss.OflUnH到*.brd文件中。北京耀華創茁電子科技有限公司北京耀華創茁電子科技有限公司PCB軟件。生成一這個過程主要是把我們的封裝信息和網絡信息以網表的形式傳遞給 個brd文件。2重現布局在AD6中輸出Place & Pick文件,這個文件中包含了完整的器件位置,旋轉角度和放置層的信息。輸出格式用text格式,單位用imperial ;北京耀華創茁電子科技有限公司X Altius. Designer 6- 7 - D: pcbpr ot el&as 1. pcb Feee
33、 DocuAcrttz21Cki>isfil皂 | gditgi芒wFirojg;t上1 創亡宜NewkJJ Op«n. . .Ctrl+OInpUFt ,CloseCtrl+F4 Op«n Proj_a:cl. ” .Op«n Drsi cn Wflrkspucs .S&V4Ctrl+SS &v« Ax.=.Sav« Ci»pk As.Sav« AllS ave Pr dj *cl ikx:.S®v* Do-sicn WrkspiLfe Ab.Fibricftti on 0社tputskAx
34、.x«mbly Outputs4中呀X1"30* msKl .pct1si$n Jools 翻to RouR皀 gepcrts« J 4 J"ELjKsssmbly Dr awiris.S»ivit¥41輛s: pick «nd placv filvE北京耀華創茁電子科技有限公司U- Cre sitrvg I? e cluiolo gy Limite dBe pari cjsomething big輸出生成的 Pick Place for xxx.txt文件,把有用的信息提取,生成一個cade nee的PCBEditor軟件
35、認識的位置信息文件(如: place_txt.txt);北京耀華創茁電子科技有限公司其中位號、X軸、Y軸、旋轉角度、器件放置是 top層還是bottom層,都可以從 AD6 輸出的文件 Pick Place for xxx.txt中提取,器件放在 top不需要添加信息,放 botoom層需要 添加“ m”這些操作都可以通過 UltraEdit來進行。封裝名稱由于 AD6和PCB Editor中命 名不同,我們可以通過批量替換的方式去替換,這個需要我們建立一張封裝對應表格。在這里,我用一個批量替換的軟件,可以來做這個批量替換的工作。節省我們修改封裝 名稱的時間。我們通過修改,生成為PCB Edi
36、tor能讀入的Place_txt.txt文件(位置信息文件)。剛才從CIS導入網表后,生成的 brd文件中,導入這個 Place_txt.txt文件,我們就可以得到布局 了。這步導入的時候,必須保證庫是正確。注意:這里需要保證我們的AD6中和PCB Editor中的庫坐標原點是一致的。北京耀華創茁電子科技有限公司U-CreativeU-CreTecluiolo gy LimitedBe pari cjsomething big在PCB Editor中導入位置信息文件 Place_txt.txt。會把器件擺放到相對應的位置。北京耀華創芯電子科技有限公司導入后,器件會自動擺放到相應的和 AD6對應
37、的位置。至于板卡的外框,可以通過AD6 輸出DXF格式,在PCB Editor中導入DXF,來直接引用,也可以重新畫。保存為一個brd文件,如:max.brd 。導入AD6板卡的外框,通過 DXF文件在AD6軟件中,我們打開 PCB,save as我們的PCB文件北京耀華創芯電子科技有限公司U-Cre ativ Te cluiolo gy LimitedBe pari cjsomething big保存為DXF文件。Export to AutoCAD丈件苦QP 鬲海5:|-IS?U ©: J ptslR F r'EIn h-:-.、-J臣面同上瓢応曽JuitiCAfl Fil
38、m iX 曲$;*.蝕Dtfp©OpdiortEAutoCAD VefonA13FcffnalDXFUilMI inpei詁I| Enpoii: padh a«d via ho legPads and visa hoi也 wl rwf be sportedCampa neritff® Esport *t btocfcs _) Export J5 pnmfavesT lacks ar>d Arci® E ipori with lounded ends(':E iqpDri Mlh quaie endsPhm(r¥K T口 Expor
39、t With Zero Line Wtdlh? ® NoneOajiO 孔ZedCan 口 I北京耀華創芯電子科技有限公司北京耀華創芯電子科技有限公司注意:存成 DXF格式,然后單位一定要是Imperial,如果是存成米為單位,在PCB Editor中,沒有對應的尺寸,到時候不好轉換。在PCB Editor中,我們導入 DXF文件之前,我們需要設計參數。新建一個brd文件,這個時候設置參數:主要是與AD6輸出的時候單位一致。北京耀華創芯電子科技有限公司北京耀華創芯電子科技有限公司在 PCB Editor 中,file->import->dxf :注意尺寸是INCH,導入A
40、D6輸出的DXF文件,編輯層對應。北京耀華創芯電子科技有限公司U- Ore ative T e clmolo gy Limit s ddepart (tfsomei/iing big北京耀華創芯電子科技有限公司北京耀華創芯電子科技有限公司北京耀華創芯電子科技有限公司選擇我們需要的外框對應的層,與PCB Editor中的層去對應。對應到board geometry的outline。北京耀華創芯電子科技有限公司北京耀華創芯電子科技有限公司導入后,接著輸出sub-drawing。在file->export->sub-drawing,然后,用鼠標框選我們需要的外框,輸入原點坐標,比如輸入:
41、x 0 0。也可以直接點擊板卡的左下角,確定原點坐標,彈出一個對話框,存好sub-drawing文件。保存花匚 lipboard F11 oholmgLb我國訂的丈檔北京耀華創芯電子科技有限公司北京耀華創芯電子科技有限公司ZJ Change Diiectofy北京耀華創芯電子科技有限公司Qj-Crctivc悔杼在dll:%«審面我的改檔阿上都居保存裝33婕J:FCB E=ixk.-ury Fil= (*. PaibDoc)PCB nwy Tilts C* FwbDx)PCB 3.0 Bindery Fila l>. pcb)FCB 4. O B:in<ury Fila (
42、. pcl>)iFCB 5. O Binary File fv.fcMoc)FCB ASCII Fil« C+ Pd4扁CExport Prot*1 Natli e<L (a. <L«t)Export Axiit.oCAIi Fil4= (*. dwg; *. <i«f) Enport JisrperLyrut C*. hjrpj 航?pZ F-CKD ASCII C* "3Esc 口口 fl Fm車戈用 1 FCB 富, 8oubJ1-11 Export Spfrcctra Dggi gp. Fi 1 *(屮:.d.uTijLn
43、jet rl i i lU-Creative Tecluiology Limitoddepart (tfsomei/iing big重新打開開始我們存好的max.brd文件。導入有外框的sub-drawing文件。File->import->sub-drawing ,導入剛才存的 standard.clp 文件。這時候,外框就導入到我們的brd文件中,把外框放置與AD6文件一致的位置。3重現布線布線信息的恢復,要使用 PCB Router(CCT)作為橋梁。首先,從 AD6中輸出包含布線 信息的 PCB Router(CCT) DSN 文件。AD6 中 File->Save
44、as 存成一個 Specctra Design File (*.dsn)文件。Save ».ax 1. peb A-s .-對于這個DSN文件我們要注意以下 2點:a) AD6中的層命名與 Allegro中有所區別,要注意使用文本編輯器 (UltraEdit)作適當的 批量替換,例如AD6中頂層底層分別為 Toplayer和Bottomlayer ,而在Allegro中這兩層曾 稱為TOP和BOTTOM ;當然其他布線層也要和 brd中的層名稱對應。 注意在*.dsn文件中查看過孔的定義,并添加到 Allegro的規則中。北京耀華創茁電子科技有限公司U-Cre Te cluiDlogy LimitedBe pari cjsomething big北京耀華創茁電子科
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 離子射線應用設備企業數字化轉型與智慧升級戰略研究報告
- 礦物材料用模具企業數字化轉型與智慧升級戰略研究報告
- 石油鉆井平臺大型碳鋼鑄件企業縣域市場拓展與下沉戰略研究報告
- 節能型互感器企業縣域市場拓展與下沉戰略研究報告
- 旋轉式變流機企業數字化轉型與智慧升級戰略研究報告
- 壓濾機企業ESG實踐與創新戰略研究報告
- 示波器企業數字化轉型與智慧升級戰略研究報告
- 電積銅產陽極銅企業數字化轉型與智慧升級戰略研究報告
- 砂輪切斷機企業數字化轉型與智慧升級戰略研究報告
- 復印設備配套裝置、零件企業ESG實踐與創新戰略研究報告
- 2025-2030產業用紡織品行業市場發展分析及發展趨勢與投資管理策略研究報告
- 建筑工程安全知識課件
- 鋼材三方采購合同范本
- 貿易安全培訓管理制度
- 全民營養周知識講座課件
- 2025年鄭州電力職業技術學院單招綜合素質考試題庫及答案1套
- 門牌安裝施工方案
- 人教精通版小學英語四年級上冊單元測試卷
- GB/T 24477-2025適用于殘障人員的電梯附加要求
- 螺栓緊固標準規范
- 瓦斯超限停電、停產撤人、分析查明原因、追查處理制度
評論
0/150
提交評論