7-9 數字系統設計實例3-數字乘法器處理器設計_第1頁
7-9 數字系統設計實例3-數字乘法器處理器設計_第2頁
7-9 數字系統設計實例3-數字乘法器處理器設計_第3頁
7-9 數字系統設計實例3-數字乘法器處理器設計_第4頁
7-9 數字系統設計實例3-數字乘法器處理器設計_第5頁
已閱讀5頁,還剩6頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

第七章數字系統設計基礎

7.4數字系統設計實例主講人:黃麗亞累加寄存器A的電路實現M1=INI+ADDM0=INI+ADD+SHIFTDi=INI·SiLEDSiM加法器AArQCNT數據處理器控制器CNT=3(V2)Q1(V1)STARTINI,ADD,SHIFTASSIGH(2)乘數寄存器Q的實現以乘數寄存器Q為目標的操作有:移位和保持。為減少集成電路的種類,乘數寄存器Q也選用74194實現(2)乘數寄存器Q的實現表7.4.474194功能表置數11左移01右移10保持00功能M0M1INISHIFT

M1M0001001001101M0=INI+SHIFTM1=INI4INIM1M0D3-D0DSRQ3Q0~Q3Q(74194)LEDV1SHIFTM0=INI+SHIFTM1=INIDYM(r位)并加器A(r位)ArQ(r位)CNT數據處理器控制器CNT=3(V2)Qr(V1)STARTINI,ADD,SHIFTASSIGN(2)乘數寄存器Q的實現(3)被乘數計數器M的實現置數和保持功能,INI有效時,置數M1M0=11,其余時間保持,M1M0=00。因此M1=INI,M0=INIM1M04INIM(74194)LEDCR5VQ3~Q0D3~Q0DX被乘數寄存器M的電路實現M1=INI,M0=INIM(r位)并加器A(r位)ArQ(r位)CNT數據處理器控制器CNT=3(V2)Qr(V1)STARTINI,ADD,SHIFTASSIGN(4)加法器的實現B3~B0S3~S0A3~A044LEDCICO74283LED4M的輸出端A的輸出端4INIA的數據輸入端ADDDFF的輸入端(5)計數器CNT的實現CNT的操作:增1和同步清零。所以采用四位二進制同步計數器74163來實現表7.4.774163功能表CRLDPTCP功能0???↑清010??↑并入110??保持11?0?保持1111↑計數P=T=SHIFTCR=INIPTCRLDQ1Q0SHIFT74163CNTV25VINIP=T=SHIFTCR=INIM(r位)并加器A(r位)ArQ(r位)CNT數據處理器控制器CNT=3(V2)Qr(V1)S

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論