北京聯(lián)合大學(xué)《EDA技術(shù)與應(yīng)用》2023-2024學(xué)年期末試卷_第1頁
北京聯(lián)合大學(xué)《EDA技術(shù)與應(yīng)用》2023-2024學(xué)年期末試卷_第2頁
北京聯(lián)合大學(xué)《EDA技術(shù)與應(yīng)用》2023-2024學(xué)年期末試卷_第3頁
北京聯(lián)合大學(xué)《EDA技術(shù)與應(yīng)用》2023-2024學(xué)年期末試卷_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

裝訂線裝訂線PAGE2第1頁,共3頁北京聯(lián)合大學(xué)《EDA技術(shù)與應(yīng)用》2023-2024學(xué)年期末試卷院(系)_______班級_______學(xué)號_______姓名_______題號一二三總分得分一、單選題(本大題共20個(gè)小題,每小題2分,共40分.在每小題給出的四個(gè)選項(xiàng)中,只有一項(xiàng)是符合題目要求的.)1、在FPGA中,CLB指的是()A.可配置邏輯塊B.時(shí)鐘管理模塊C.輸入輸出模塊D.存儲模塊2、以下哪種EDA技術(shù)常用于圖像處理?()A.ImageProcessingIPB.VisionIPC.VideoIPD.以上都是3、以下哪個(gè)不是EDA中的布線策略?()A.最短路徑布線B.最小面積布線C.最小延遲布線D.隨機(jī)布線4、在Verilog中,用于描述組合邏輯的賦值方式是()A.阻塞賦值B.非阻塞賦值C.連續(xù)賦值D.條件賦值5、以下哪種EDA工具常用于模擬集成電路設(shè)計(jì)?()A.CadenceVirtuosoB.SynopsysCustomCompilerC.TannerEDAD.以上都是6、以下哪種工具是用于EDA中的邏輯綜合?()A.ModelSimB.QuartusC.SynplifyD.MATLAB7、在EDA中,以下哪個(gè)不是CPLD的編程技術(shù)?()A.EPROMB.EEPROMC.FlashD.SRAM8、在EDA工具中,用于邏輯等效性檢查的是?()A.LECB.DFTC.ECOD.P&R9、以下哪種EDA工具常用于混合信號設(shè)計(jì)?()A.CadenceSpectreB.SynopsysHSPICEC.MentorGraphicsEldoD.以上都是10、在EDA設(shè)計(jì)流程中,以下哪個(gè)階段生成門級網(wǎng)表?()A.綜合B.仿真C.實(shí)現(xiàn)D.布線11、EDA設(shè)計(jì)中,以下哪個(gè)是可測試性設(shè)計(jì)的方法?()A.掃描鏈B.內(nèi)建自測試C.邊界掃描D.以上都是12、以下哪種EDA工具常用于數(shù)字信號處理設(shè)計(jì)?()A.XilinxSystemGeneratorB.MathWorksSimulinkC.AlteraDSPBuilderD.以上都是13、在EDA工具中,用于代碼編輯的常見工具是()A.Notepad++B.VisualStudioCodeC.UltraEditD.以上都是14、在VHDL中,用于定義實(shí)體的關(guān)鍵詞是()A.ENTITYB.ARCHITECTUREC.PACKAGED.PROCESS15、在EDA中,以下哪個(gè)不是數(shù)字電路的基本單元?()A.與門B.或門C.觸發(fā)器D.放大器16、在EDA中,以下哪個(gè)不是ASIC的設(shè)計(jì)方法?()A.全定制設(shè)計(jì)B.半定制設(shè)計(jì)C.可編程邏輯設(shè)計(jì)D.基于標(biāo)準(zhǔn)單元的設(shè)計(jì)17、在Verilog中,

timescale1ns/1ps

語句的作用是()A.定義時(shí)間單位和精度B.定義模塊的功能C.定義信號的類型D.定義變量的范圍18、以下哪種EDA方法可以提高芯片的面積利用率?()A.邏輯化簡B.資源共享C.模塊復(fù)用D.以上都是19、以下哪種存儲器件常用于FPGA中的配置存儲?()A.SRAMB.DRAMC.FlashD.ROM20、在EDA中,以下哪個(gè)不是ASIC設(shè)計(jì)的流程?()A.前端設(shè)計(jì)B.后端設(shè)計(jì)C.系統(tǒng)集成D.代碼調(diào)試二、簡答題(本大題共4個(gè)小題,共40分)1、(本題10分)解釋在EDA中布局布線的基本原則。2、(本題10分)解釋EDA中如何進(jìn)行芯片的可制造性設(shè)計(jì)(DFM)。3、(本題10分)什么是EDA中的環(huán)形振蕩器設(shè)計(jì)?4、(本題10分)簡述如何在EDA中進(jìn)行容錯(cuò)設(shè)計(jì)。三、設(shè)計(jì)題(本大題共2個(gè)小題,共20分)1、(本題10分)在

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論