FPGA的數(shù)字秒表的設(shè)計_第1頁
FPGA的數(shù)字秒表的設(shè)計_第2頁
FPGA的數(shù)字秒表的設(shè)計_第3頁
FPGA的數(shù)字秒表的設(shè)計_第4頁
FPGA的數(shù)字秒表的設(shè)計_第5頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

本文格式為Word版,下載可任意編輯——FPGA的數(shù)字秒表的設(shè)計基于FPGA的數(shù)字秒表的設(shè)計

楊遠(yuǎn)成,趙創(chuàng)社,雷金利

(XX應(yīng)用光學(xué)研究所陜西XX710065)

應(yīng)用VHDL語言設(shè)計數(shù)字系統(tǒng),好多設(shè)計工作可以在計算機(jī)上完成,從而縮短了系統(tǒng)的開發(fā)時間,提高了工作效率。本文介紹一

種以FPGA為核心,以VHDL為開發(fā)工具的數(shù)字秒表,并給出源程序和仿真結(jié)果。

1系統(tǒng)設(shè)計方案

1.1系統(tǒng)總體框圖

數(shù)字秒表主要有分頻器、計數(shù)模塊、功能控制模塊、勢能控制模塊和顯示輸出模塊組成。系統(tǒng)框圖如圖1所示。

本次的設(shè)計仿真選用以EP1C6Q240芯片為核心的FPGA開發(fā)板,該開發(fā)板提供了較完善的外圍周邊電路和信號接口,并提供了

一塊4位7段數(shù)碼管的擴(kuò)展板,為本次設(shè)計提供了硬件條件。在設(shè)計中,功能控制模塊根據(jù)控制選擇不同的功能狀態(tài)的時間輸出,

通過勢能控制模塊和顯示輸出模塊驅(qū)動7段數(shù)碼管顯示相應(yīng)的時間。

1.2系統(tǒng)功能要求

(1)具有時鐘秒表系統(tǒng)功能要求顯示功能,用4個數(shù)碼管分別顯示秒和百分秒;

(2)具有3種功能狀態(tài):系統(tǒng)時間運(yùn)行狀態(tài),系統(tǒng)時間至零狀態(tài),時鐘正常顯示狀態(tài),通過輸入控制信號可以使系統(tǒng)在這3個狀態(tài)

之間切換,使數(shù)碼管顯示相應(yīng)狀態(tài)的時間;

(3)開啟時間設(shè)定、關(guān)閉時間設(shè)定可通過控制信號中的時間調(diào)理來設(shè)置,在秒設(shè)置方面每按一下,秒就會自動加1,采用60進(jìn)制計

數(shù),當(dāng)計數(shù)到59時又會恢復(fù)為00;百分秒設(shè)置方面每按一下,百分秒會自動加1,采用100進(jìn)制計數(shù),當(dāng)計數(shù)到99時,向上進(jìn)

位并恢復(fù)00。系統(tǒng)時間可以同單獨的至零信號,將數(shù)碼管顯示時間直接恢復(fù)到00.00狀態(tài)。

2模塊功能設(shè)計及仿真

2.1分頻模塊

開發(fā)板提供的系統(tǒng)時鐘為50MHz,通過分頻模塊3次分頻,將系統(tǒng)的時鐘信號分為100Hz和1000Hz分別提供給計數(shù)模塊和

勢能控制模塊作為時鐘控制信號。該模塊部分VHDL源程序如下:

2.2計數(shù)模塊

計數(shù)模塊中,時鐘信號是100Hz作為秒表的百分秒輸入,百分秒為100進(jìn)制計數(shù)器,其進(jìn)位輸出作為秒的計數(shù)時鐘,秒為60進(jìn)

制計數(shù)器。控制信號輸入端的begin-stop和reset信號控制計數(shù)器的開始、中止和至零。該模塊部分VHDL源程序如下,方針結(jié)

果如圖2所示:

2.3勢能控制模塊

本次設(shè)計選用的開發(fā)板數(shù)碼管擴(kuò)展板的數(shù)碼顯示采用的是4個數(shù)碼管動態(tài)掃描輸出,一般只要每個掃描頻率超過人的眼睛視覺暫

留頻率24Hz以上就可以達(dá)到點亮單個顯示而不閃爍,掃描頻率采用1kHz信號。通過勢能控制,每個數(shù)碼管的顯示頻率為250Hz,

滿足顯示要求。該模塊部分VHDL源程序如下:

2.4顯示控制模塊

本次設(shè)計選用的開發(fā)板在4位數(shù)碼管輸入方面只提供1個數(shù)據(jù)接口,用來動態(tài)顯示4位數(shù)據(jù),在數(shù)據(jù)輸入信號方面要做到和勢能

控制信號同頻率輸出,才能保證數(shù)碼顯示不會出錯或顯示移位。該模塊部分VHDL源程序如下:

同時通過控制信號示系統(tǒng)處在不同的功能狀態(tài):系統(tǒng)時間運(yùn)行狀態(tài),系統(tǒng)時間至零狀態(tài),時鐘正常顯示狀態(tài)。利用功能轉(zhuǎn)換信號

實現(xiàn)3個功能狀態(tài)之間的轉(zhuǎn)換,并產(chǎn)生相應(yīng)的控制信號去控制顯示輸出模塊不同狀態(tài)的正確顯示。其部分源程序如下:

3系統(tǒng)部分功能仿真

各部分模塊完成后,用QuartusⅡ?qū)Τ绦蚓幾g、仿真、得到的仿真波形如圖3所示。

本系統(tǒng)采用的FPGA芯片為Altera公司的EP1C6Q240,用VHDL和QuartusⅡ軟件工具開發(fā),設(shè)計輸入完成后,進(jìn)行整體的編

譯和規(guī)律仿真,然后進(jìn)行轉(zhuǎn)換、延時仿真生成配置文件,最終下載至FPGA器件,完成結(jié)果功能配置,實現(xiàn)其硬件功能。

4結(jié)語

該系統(tǒng)運(yùn)用先進(jìn)的EDA軟件和VHDL,采用模塊法自頂向下的設(shè)計原則,并借助FPGA實現(xiàn)數(shù)字秒表的設(shè)計,充分表達(dá)了現(xiàn)代數(shù)

字電路設(shè)計系統(tǒng)芯片化,芯片化設(shè)計的思想突破

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論