微機原理與接口技術第五章_第1頁
微機原理與接口技術第五章_第2頁
微機原理與接口技術第五章_第3頁
微機原理與接口技術第五章_第4頁
微機原理與接口技術第五章_第5頁
已閱讀5頁,還剩13頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、微機原理及接口技術第五章第五章80868086的總線操作和時序的總線操作和時序z 8086引腳功能z 8086典型時序分析z 總線微機原理及接口技術第一節第一節 8086 引腳功能引腳功能z最小模式 z MN/MX接+5Vz最大模式 z MN/MX接地微機原理及接口技術zAD15AD0(輸入/輸出,三態)Address Data Bus 地址/數據總線,分時復用。 T1傳地址,T2T4傳數據,DMA方式高阻。 zA19/S6A16/S3(輸出,三態)Address/Status 地址/狀態線,分時復用。 T1:地址高4位 T2 T4 :狀態線 DMA:高阻微機原理及接口技術zRD(輸出,三態)

2、 Read 讀信號,低電平有效,DMA時高阻。zWR(輸出,三態) Write 寫信號,低電平有效,DMA時高阻。zM/IO(輸出,三態) Memor/Input and output 輸入輸出和存儲器控制信號,低為訪問I/O,高為訪問存儲器, DMA時高阻。zALE(輸出)Address Latch Enable 地址鎖存允許信號,高電平有效,把AD0 AD15,A16 A19地址鎖存到地址鎖存器。微機原理及接口技術zDEN(輸出,三態)Data Enable 數據允許信號,低電平有效,作為8286/8287數據收發器的輸出允許信號,DMA時高阻。 zDT/R(輸出,三態)Data Tran

3、smit/Receive 數據發送/接收控制信號,作為8286/8287的數據傳送方向控制,1 CPU發送 0 接收,DMA時高阻。zREADY(輸入)Ready 準備就緒信號,高電平,由存儲器或I/O端口發來的響應信號,表示已準備好。zRESET(輸入) 復位信號,高電平有效。微機原理及接口技術zINTR(輸入)Interrupt Request 可屏蔽中斷請求信號,高電平有效。zINTA(輸出)Interrupt Acknowledge 中斷響應信號,低電平有效。zNMI(輸入)Non-Maskable Interrupt 非屏蔽中斷請求信號,邊沿觸發。zTEST(輸入) 測試信號,低電平

4、有效,CPU執行WAIT指令,檢測TEST,為低繼續工作,為高CPU進入空轉狀態,等待。30微機原理及接口技術z HOLD和HLDAz 系統總線的控制權zHOLD(輸入)Hold Request 總線請求信號,高電平有效,別的設備要占用總線,提出。zHLDA(輸出)Hold Acknowledge 總線響應信號,高電平有效,CPU一但測試到HOLD有效,如CPU允許讓出總線,在當前總線周期的T4發出HLDA,讓出總線使用權,置三態。微機原理及接口技術zBHE/S7 z T1:輸出BHE信號,表示高8位數據線 AD15AD8上數據有效;z T2T4:輸出狀態信號S7。 zCLK(輸入)Clock

5、 z 時鐘信號,5MHZzVcc +5V zGND 電源地微機原理及接口技術1 402 393 384 375 366 357 348 339 3210 3111 3012 2913 2814 2715 2616 2517 2418 2319 2220 21GNDAD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGNDVCCAD15A16/S3A17/S4A18/S5A19/S6BHE/S7MN/MXRDRQ/GT0(HOLD)RQ/GT1(HLDA)LOCK(WR)S2(M/IO)S1(DT/R)S0(DEN)QS0(AL

6、E)QS1(INTA)TESTREADYRESET微機原理及接口技術 24 31腳定義如下:zS2、S1、S0z (輸出,三態)z Bus Cycle Status 總線周期狀態信號 P.34,表2-4S2S1S0性 能000中斷響應001讀I/O口010寫I/O口011暫停100取指101讀存儲器110寫存儲器111無源微機原理及接口技術zRQ/GT0,RQ/GT1(輸入/輸出,三態) Request/Grant 總線請求信號輸入/總線請求允許信號輸出。zLOCK(輸出,三態) 總線封鎖信號,低電平有效,別的總線主設備不能獲得對系統總線的控制。zQS1、QS0(輸出)Instruction

7、Queue Status 指令隊列狀態信號,高電平有效,指出CPU中指令隊列當前的狀態。微機原理及接口技術 z 微處理器簡單工作過程:z (1) 取出指令z (2) 分析指令z (3) 執行指令第二節第二節 80868086典型時序分析典型時序分析微機原理及接口技術z1.1.指令周期指令周期 執行一條指令所需要的時間。z2.2.總線周期總線周期 指令周期分為一個個總線周期。如取指周期,存儲器讀等。z3.T3.T狀態狀態 每個總線周期通常包含4個T狀態(T1T4),每個T狀態就是時鐘周期。微機原理及接口技術z1.有利于深入了解指令的執行過程。z2.編程時,適當選用指令,縮短指令的存儲空間和執行時

8、間。z3.連接時考慮時序配合。z4.實時控制。微機原理及接口技術z 8086最基本的總線周期是CPU與存儲器(或外設)進行通信。z1. 存儲器讀周期和存儲器寫周期存儲器讀周期和存儲器寫周期z2. 輸入輸出周期輸入輸出周期z3. 空轉周期空轉周期z4. 中斷響應周期中斷響應周期z5. 系統復位系統復位z6. CPU進入和退出保持狀態的時序進入和退出保持狀態的時序三、三、80868086典型時序分析典型時序分析微機原理及接口技術微機原理及接口技術z 總線(Bus)傳送信息的公共通路。z 1.總線的分類總線的分類 總線類型:數據總線,地址總線,控制總線,電源線,地線等。z (1) 片級總線片級總線 元件級總線,用于芯片間的互連。z (2) 系統總線系統總線 內總線,板級總線,微機總線,用于微機內各種插件板間的連線。z (3) 外總線外總線 通信總線,用于微機間,微機系統與其它設備間通信。第三節第三節 總線總線微機原理及接口技術z

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論