數電第五版(閻石)第五章課后習題及答案最新版本_第1頁
數電第五版(閻石)第五章課后習題及答案最新版本_第2頁
數電第五版(閻石)第五章課后習題及答案最新版本_第3頁
數電第五版(閻石)第五章課后習題及答案最新版本_第4頁
數電第五版(閻石)第五章課后習題及答案最新版本_第5頁
已閱讀5頁,還剩22頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、精選課件1第五章學習要點:1、不同電路結構觸發器的動作特點;2、不同邏輯功能觸發器的特性;精選課件2【題題5.1】 畫出圖畫出圖P5.1由與非門組成的由與非門組成的SR鎖存器輸出端鎖存器輸出端Q,Q的電壓波形,輸入端的電壓波形,輸入端 , 的電壓波形如圖中所示。的電壓波形如圖中所示。解:見圖A5.1.NoImage精選課件3精選課件4【題題5.4】圖圖P5.4所示為一個防抖動輸出的開關電路。當撥動所示為一個防抖動輸出的開關電路。當撥動開關開關S時,由于開關觸點接通瞬間發生振顫時,由于開關觸點接通瞬間發生振顫 , 和和 的電的電壓波形如圖中所示,試畫出壓波形如圖中所示,試畫出Q,Q端對應的電壓波

2、形。端對應的電壓波形。精選課件5解:見圖A5.4.精選課件6【題題5.5】 在圖在圖P5.5電路中,若電路中,若CLK,S,R的電壓波形如圖中所的電壓波形如圖中所示,試畫出示,試畫出Q和和Q端與之對應的電壓波形。假定觸發器的初端與之對應的電壓波形。假定觸發器的初始狀態為始狀態為Q=0.精選課件7解:見圖A5.5.精選課件8【題題5.7】若主從結構若主從結構SR觸發器各輸入端的電壓波形如圖觸發器各輸入端的電壓波形如圖P5.7中所給出,試畫出中所給出,試畫出Q,Q端對應的電壓波形。設觸發器的初始端對應的電壓波形。設觸發器的初始狀態為狀態為Q=0.精選課件9解:根據SR觸發器邏輯功能的定義和脈沖觸發

3、方式的動作特點(主從結構觸發器屬于脈沖觸發方式),即可畫出如圖A5.7所示的輸出電壓波形圖。精選課件10【題題5.8】 在脈沖觸發在脈沖觸發SR觸發器電路中,若觸發器電路中,若S,R,CLK 端端的電壓波形如圖的電壓波形如圖P5.8所示,試畫出所示,試畫出Q,Q端對應的電壓端對應的電壓波形。假定觸發器的初始狀態為波形。假定觸發器的初始狀態為Q=0.精選課件11解:根據SR觸發器邏輯功能的定義及脈沖觸發方式的動作特點,即可畫出圖A5.8中Q和Q的電壓波形。精選課件12【題題5.9】 若主從結構若主從結構SR觸發器的觸發器的CLK,S,R, 各輸入端電壓波各輸入端電壓波形如圖形如圖P5.9所示,所

4、示, =1,試畫出,試畫出Q,Q 端對應的電壓波形。端對應的電壓波形。精選課件13解:根據SR觸發器邏輯功能的定義及脈沖觸發方式的動作特點,即可畫出Q,Q的電壓波形,如圖A5.9所示。精選課件14【題題5.11】已知脈沖觸發已知脈沖觸發JK觸發器輸入端觸發器輸入端J,K和和CLK的電壓波形的電壓波形如圖如圖P5.11所示,試畫出所示,試畫出Q,Q端對應的電壓波形。設觸發器的端對應的電壓波形。設觸發器的初始狀態為初始狀態為Q=0.精選課件15解:根據JK觸發器邏輯功能的定義及脈沖觸發的動作特點,畫出的Q,Q端電壓波形如圖A5.11。精選課件16題題5.12 若主從結構若主從結構JK觸發器觸發器C

5、LK, , ,J,K端的電壓波形如圖端的電壓波形如圖P5.12所示,試畫出所示,試畫出Q,Q端對應的電壓波形。端對應的電壓波形。精選課件17解:根據JK觸發器邏輯功能的定義及脈沖觸發方式的動作特點,畫出的Q,Q 端電壓波形如圖A5.12。精選課件18【題題5.14】已知維持阻塞結構已知維持阻塞結構D觸發器各輸入端的電壓觸發器各輸入端的電壓波形如圖波形如圖P5.14所示,試畫出所示,試畫出Q,Q端對應的電壓波形。端對應的電壓波形。精選課件19解:根據D觸發器邏輯功能的定義及維持阻塞結構所具有的邊沿觸發方式,即可畫出Q和Q的電壓波形如圖A5.14。精選課件20【題題5.15】已知已知CMOS邊沿觸

6、發方式邊沿觸發方式JK觸發器各輸入端觸發器各輸入端的電壓波形如圖的電壓波形如圖P5.15所示所示,試畫出試畫出Q,Q端對應的電壓波端對應的電壓波形。形。精選課件21解:根據JK觸發器邏輯功能的定義和邊沿觸發方式的動作特點,畫出的Q,Q 端電壓波形如圖A5.15。精選課件22【題題5.18】設圖設圖P5.18中各觸發器的初始狀態皆為中各觸發器的初始狀態皆為Q=0,試畫出在試畫出在CLK信號連續作用下各觸發器輸出端的電壓信號連續作用下各觸發器輸出端的電壓波形波形精選課件23解:根據每個觸發器的邏輯功能和觸發方式,畫出輸出端Q的電壓波形,如圖A5.18。精選課件24題題5.20 在圖在圖P5.20電

7、路中已知輸入信號電路中已知輸入信號 的電壓波形如的電壓波形如圖所示,試畫出與之對應的輸出電壓圖所示,試畫出與之對應的輸出電壓 的波形。觸發器的波形。觸發器為維持阻塞結構,初始狀態為為維持阻塞結構,初始狀態為Q=0 。(提示:應考慮觸發器。(提示:應考慮觸發器和異或門的傳輸延遲時間。)和異或門的傳輸延遲時間。)精選課件25解:當 =0 ,Q=0時,異或門的輸出 等于0. 變為高電平以后, 也變成高電平。因為 也是觸發器的時鐘輸入端,所以經過觸發器的延遲時間后,Q端被置為1狀態;再經過異或門的傳輸延遲時間, 回到低電平。因此, 高電平持續時間等于觸發器的傳輸延遲時間與異或門的傳輸延遲時間之和。 從高電平跳變成低電平以后電路的工作過程與上述過程類似。這樣就得到了圖A5.20的 電壓波形。精選課件26【題題5.21】 在圖在圖P5.21所示的主從所示的主從JK觸發器電路中,觸發器電路中,CLK 和和 A 的電壓波形如圖中所示,試畫出的電壓波形如圖中所示,試畫出 Q 端對應的電壓波形。設端對應的電壓波形。設觸發器的初始狀態為觸發器的初始狀態為 Q = 0.精選課件27解:在CLK =1期間主從JK觸發器的主觸發器接收輸入信號。若此期間出現 A = 1 的信號,則主從觸發器被置1,在CLK變為低電平后,從觸發器隨之被置1,使輸出為Q=1.而當CLK回到高電平以后

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論