




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
PAGEPAGE8部分習題答案項目11.(1)CADESDA(2)復雜可編程邏輯器件現場可編程門陣列片上系統(3)VHDLVerilog-HDL(4)自動選擇(5)編譯(6)設計輸入設計校驗(7)管腳鎖定(8)原理圖輸入法文本輸入法(9)前仿真(10)后仿真2.(1)C(2)A(3)B(4)B(5)A(6)B(7)D(8)A(9)B(10)B3.(1)×(2)√(3)√(4)×(5)√(6)×(7)×5.4位奇檢驗器6.三人表決器的邏輯表達式:。原理圖如圖D-1所示。圖D-1三人表決器原理圖7.供電控制電路的邏輯表達式:。原理圖如圖D-2所示。圖D-2供電控制電路原理圖8.2位二進制數據的大小比較器原理圖如圖D-3所示。圖D-32位二進制數據的大小比較器原理圖項目2(1)FPGA(2)不會丟失會丟失(3)可編程邏輯器件(4)反熔絲靜態存儲器(5)bsf(6)零最大值最大值2.(1)D(2)D(3)C(4)C(5)C4.電路實現的邏輯功能是“4選1”數據選擇器,其中A1和A0為數據選擇端、D0~D3為數據輸入端、Y為數據輸出端。5.邏輯功能是1位二進制數據全減器。6.邏輯表達:項目31.(1)實體結構體程序包實體結構體(2)IEEE(3)結構行為(4)INOUTINOUTBUFFER(5)單引號(6)字母(7)常量變量信號(8)局部量(9)選擇器(10)編碼普通優先2.(1)D(2)D(3)A(4)D(5)A(6)D(7)C(8)D(9)C(10)B4.(1)ENTITYARCHITECTURE(2)1SEL"11"5.程序設計的是“8選1”數據選擇器,其中d7~d0為數據輸入端、s2~s0為數據選擇端、y為數據輸出端。當s2s1s0=000時,d0數據被選中,輸出y=d0;當s2s1s0=001時,d1數據被選中,輸出y=d1;依此類推。6.參考程序如下。LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYlogicfISPORT(a,b,c,d:INSTDLOGIC;y:OUTSTDLOGIC);ENDlogicf;ARCHITECTUREdeOFlogicfISBEGINy<=(aANDb)OR(cXORd);ENDde;項目4(1)并行(2)在其范圍內(3)陰極(4)低電平高電平(5)視覺暫留(1)A(2)C(3)B(4)A(5)B3.存在的錯誤:(1)缺少STD_LOGIC_UNSIGNED程序包;(2)q:OUTBIT_VECTOR(7DOWNTO0););第一個;多余;(3)PROCESS中缺少BEGIN(4)缺少ENDIF;語句4.程序設計的是4位二進制數據大小比較器,其中A和B是2個4位二進制數據,當A>B時,輸出端GT=1;A<B時,輸出端LT=1;A=B時,輸出端EQ=1。5.設4位BCD碼輸入端為D、7位輸出端為S,實體名為SDISP。參考程序如下:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYSDISPISPORT(D:INSTD_LOGIC_VECTOR(3DOWNTO0);S:OUTSTD_LOGIC_VECTOR(6DOWNTO0));ENDSDISP;ARCHITECTUREAOFSDISPISBEGINPROCESS(D)BEGINCASEDISWHEN"0000"=>S<="1111110";--0WHEN"0001"=>S<="0110000";--1WHEN"0010"=>S<="1101101";--2WHEN"0011"=>S<="1111001";--3WHEN"0100"=>S<="0110011";--4WHEN"0101"=>S<="1011011";--5WHEN"0110"=>S<="1011111";--6WHEN"0111"=>S<="1110000";--7WHEN"1000"=>S<="1111111";--8WHEN"1001"=>S<="1111011";--9WHEN"1010"=>S<="1110111";--AWHEN"1011"=>S<="0011111";--bWHEN"1100"=>S<="1001110";--CWHEN"1101"=>S<="0111101";--dWHEN"1110"=>S<="1001111";--EWHEN"1111"=>S<="1000111";--FWHENOTHERS=>S<="0000000";ENDCASE;ENDPROCESS;ENDA;設譯碼輸入端為d、使能端為g1、g2和g3,譯碼輸出端為y,實體名為decode38。參考程序如下。LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYdecode38ISPORT(g1,g2,g3:INSTD_LOGIC;d:INSTD_LOGIC_VECTOR(2DOWNTO0);y:OUTSTD_LOGIC_VECTOR(7DOWNTO0));ENDdecode38;ARCHITECTUREaOFdecode38ISBEGINPROCESS(d,g1,g2,g3)BEGINIF(g1='1'ANDg2='0'ANDg3='0')THENCASEdISWHEN"000"=>y<="11111110";WHEN"001"=>y<="11111101";WHEN"010"=>y<="11111011";WHEN"011"=>y<="11110111";WHEN"100"=>y<="11101111";WHEN"101"=>y<="11011111";WHEN"110"=>y<="10111111";WHEN"111"=>y<="01111111";WHENOTHERS=>y<="11111111";--其他情況輸出全1ENDCASE;ELSEy<="11111111";ENDIF;ENDPROCESS;ENDa;7.設時鐘脈沖輸入端為CLK、異步清零端為CLR、同步置數端為LDN、計數使能端為EN、置數數據輸入端為D、計數輸出端為Q、進位端為COUT,實體名為CNT6。參考程序如下:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;ENTITYCNT6ISPORT(CLK,CLRN,ENA,LDN:INSTD_LOGIC;D:INSTD_LOGIC_VECTOR(3DOWNTO0);Q:OUTSTD_LOGIC_VECTOR(3DOWNTO0);COUT:OUTSTD_LOGIC);--進位端ENDCNT6;ARCHITECTUREoneOFCNT6ISSIGNALTEMPQ:STD_LOGIC_VECTOR(3DOWNTO0):="0000";BEGINPROCESS(CLK,CLRN,ENA,LDN)BEGINIFCLRN='0'THENTEMPQ<="0000";ELSIFCLK'EVENTANDCLK='1'THENIFLDN='0'THENTEMPQ<=D;ELSEIFENA='1'THENIFTEMPQ<5THENTEMPQ<=TEMPQ+1;ELSETEMPQ<="0000";ENDIF;ENDIF;ENDIF;ENDIF;Q<=TEMPQ;ENDPROCESS;COUT<=NOT(TEMPQ(0)ANDTEMPQ(2));ENDone;8.設時鐘脈沖輸入端為CLK、按鍵輸入端KEYIN、掃描信號輸入端為SCAN、數字按鍵輸出端為DATAOUT、功能按鍵輸出端為FUNOUT,實體名為SCANJP44。參考程序如下:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;ENTITYSCANJP44ISPORT(CLK:INSTD_LOGIC;KEYIN:INSTD_LOGIC_VECTOR(3DOWNTO0);--譯碼線輸入端SCAN:OUTSTD_LOGIC_VECTOR(3DOWNTO0);--掃描線輸出端DATAOUT:OUTSTD_LOGIC_VECTOR(3DOWNTO0);--數字按鍵輸出FUNOUT:OUTSTD_LOGIC_VECTOR(3DOWNTO0));--功能按鍵輸出ENDENTITYSCANJP44;ARCHITECTUREARTOFSCANJP44ISSIGNALCNT:STD_LOGIC_VECTOR(1DOWNTO0);SIGNALD,F:STD_LOGIC_VECTOR(3DOWNTO0);--數字、功能按鍵譯碼值寄存器SIGNALZ:STD_LOGIC_VECTOR(5DOWNTO0);--掃描得到的鍵碼BEGINPROCESS(CLK)--產生掃描信號CNTBEGINIFCLK'EVENTANDCLK='1'THENIFCNT="11"THENCNT<="00";ELSECNT<=CNT+'1';ENDIF;ENDIF;ENDPROCESS;SCAN<="1110"WHENCNT="00"ELSE"1101"WHENCNT="01"ELSE"1011"WHENCNT="10"ELSE"0111"WHENCNT="11"ELSE"1111";PROCESS(CLK,CNT,KEYIN)BEGINZ<=CNT&KEYIN;--連接掃描信號和譯碼信號--數字按鍵譯碼IFCLK'EVENTANDCLK='1'THENCASEZISWHEN"001011"=>D<="0000";--0WHEN"110111"=>D<="0001";--1WHEN"111011"=>D<="0010";--2WHEN"111101"=>D<="0011";--3WHEN"100111"=>D<="0100";--4WHEN"101011"=>D<="0101";--5WHEN"101101"=>D<="0110";--6WHEN"010111"=>D<="0111";--7WHEN"011011"=>D<="1000";--8WHEN"011101"=>D<="1001";--9WHENOTHERS=>D<="1111";ENDCASE;ENDIF;--功能按鍵譯碼IFCLK'EVENTANDCLK='1'THENCASEZISWHEN"111110"=>F<="0000";--功能鍵F0WHEN"101110"=>F<="0001";--功能鍵F1WHEN"011110"=>F<="0010";--功能鍵F2WHEN"001110"=>F<="0011";--功能鍵F3WHEN"001101"=>F<="0100";--功能鍵F4WHEN"000111"=>F<="0101";--功能鍵F5WHENOTHERS=>F<="1111";ENDCASE;ENDIF;ENDPROCESS;DATAOUT<=D;--連接管腳FUNOUT<=F;ENDARCHITECTUREART;項目51.(1)偶數分頻半整數分頻(2)二進制移位寄存器(3)高阻狀態循環左移循環右移(5)并行語句(6)位置映射名稱映射(7)共陽極共陰極(8)取字模3.BEGINk='1'tmp<=NOTtmpENDIF4.設時鐘脈沖輸入端為CLK、復位端為CLR、輸出選擇端為CHOSE、輸出端口為CLKOUT、文件名為SXBLOCK。設CHOSE=0時,輸出6分頻;CHOSE=1時,輸出4分頻。參考程序如下:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;ENTITYSXBLOCKISPORT(CHOSE:INSTD_LOGIC;CLR,CLK:INSTD_LOGIC;CLKOUT:OUTSTD_LOGIC);ENDENTITYSXBLOCK;ARCHITECTUREARTOFSXBLOCKISSIGNALTEMPCLK:STD_LOGIC;BEGINPROCESS(CLK,CLR,CHOSE)ISVARIABLETEMP:STD_LOGIC_VECTOR(2DOWNTO0);BEGINIFCLR='1'THENTEMPCLK<='0';TEMP:="000";ELSIFRISING_EDGE(CLK)THENIFCHOSE='1'THENIFTEMP="001"THEN--計數到(N/2)-1(N=4)就清零TEMP:="000";TEMPCLK<=NOTTEMPCLK;ELSETEMP:=TEMP+'1';ENDIF;ELSEIFTEMP="010"THEN--計數到(N/2)-1(N=6)就清零TEMP:="000";TEMPCLK<=NOTTEMPCLK;ELSETEMP:=TEMP+'1';ENDIF;ENDIF;ENDIF;ENDPROCESS;CLKOUT<=TEMPCLK;ENDARCHITECTUREART;參考程序如下。LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYcomjkISPORT(mj,mk,mCLK,mclr,mprn,men:INSTD_LOGIC;mq:OUTSTD_LOGIC);ENDcomjk;ARCHITECTUREaOFcomjkISCOMPONENTjkffe--元件聲明語句PORT(j,k,clrn,prn,ena:INSTD_LOGIC;CLK:INSTD_LOGIC;Q:OUTSTD_LOGIC);ENDCOMPONENT;BEGINexam:JKFFEPORTMAP(j=>mj,k=>mk,CLK=>mCLK,clrn=>mclr,prn=>mprn,ena=>men,q=>mq);ENDa;項目61.(1)順序語句進程(2)函數(3)包首包體(4)結構體程序包順序語句取值范圍(6)未知已知(7)存儲器(8)數量位數(9)隊列式讀寫(10)ROM2.程序設計的是8個二輸入端與門電路,其中ABIN7~ABIN0和DIN7~DIN0為8個與門的輸入端、DOUT7~DOUT0為輸出端。3.參考程序如下。LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYOJIAOYANISPORT(a:INSTD_LOGIC_VECTOR(4DOWNTO0);y:OUTSTD_LOGIC);ENDOJIAOYAN;ARCHITECTUREOUOFOJIAOYANISBEGINabc:PROCESS(a)VARIABLEtmp:STD_LOGIC;--tmp為局部變量,只能在進程中定義BEGINtmp:='1';FORiIN0TO4LOOP--循環變量i由循環語句自動定義tmp:=tmpXORa(i);ENDLOOP;--缺省了循環標號y<=tmp;ENDPROCESSabc;ENDOU;4.設數據輸入端為DATAIN、數據輸出端為DATAOUT、讀地址為RADDR、寫地址為WADDR、讀控制線為RE、寫控制線為WE,實體名為SRAM16
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 草原割草在整合教育資源中的作用考核試卷
- 安全文明施工方案誰編寫
- 航天器在軌燃料補給技術考核試卷
- 環境工程教學課件
- 再生橡膠在寵物用品行業的應用考核試卷
- 2025年無縫管熱連軋機合作協議書
- 火工品生產過程中的安全生產措施考核試卷
- 藤材種植與可持續農業考核試卷
- 盾構機施工中的隧道工程地質調查考核試卷
- 選擇與誰同行決定你的職場高度
- 農村三資管理課件
- 高職高專教育英語課程教學基本要求A級-附表四
- 敏捷跨文化團隊協作-全面剖析
- 2025年3月29日全國事業單位聯考A類《職測》真題及答案
- 風電場安全風險分析及預控措施
- 戰場救護科目考試題及答案
- 光伏產業概覽課件
- 2025年新思想概論考試題及答案
- JJG 134-2023 磁電式速度傳感器檢定規程
- 2025年高考預測猜題 數學(新高考Ⅱ卷專用)01 含解析
- 堿性水電解槽電極與隔膜性能評估及能耗分析
評論
0/150
提交評論