組成原理課實驗cpu綜合計數器_第1頁
組成原理課實驗cpu綜合計數器_第2頁
組成原理課實驗cpu綜合計數器_第3頁
組成原理課實驗cpu綜合計數器_第4頁
組成原理課實驗cpu綜合計數器_第5頁
已閱讀5頁,還剩4頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

計數實驗介實驗目使用ISE學會程序實驗原8位數據,我們用其前四位來表示十位數,后四位表示個位數。實驗步newproject,Simulator使用-SEPreferredlanguage在任意位置單擊鼠標右鍵,并在彈出的菜單中選擇NewSource,在類型中選擇VerilogTestFixture選擇要進試的模塊。點擊Next,再單擊Finish按鈕,ISE會在源代碼編輯initialend塊中編寫自己的測ImplementationContraintsFiles,新建后編輯約束文 下生成一個*.bit文件在主界面區域中,并選擇Initialize件,也可主界面,選擇assignnewconfigurationfile參考代module(inputwire[7:0]x,inputwireclk,inputwireclr,outputreg[6:0]a_to_g,outputreg[3:0]an,outputwiredp [3:0]wire[3:0]reg[19:0]assigndp=assigns=clkdiv[19]; //countevery5.2msassignaen= always@(*)case(s)0:digit=1:digit=x[7:4];default:digit=x[3:0];7段數碼管:hex7segalways@(*)case0:a_to_g=;1:a_to_g=;2:a_to_g=;3:a_to_g=;4:a_to_g=;5:a_to_g=;6:a_to_g=;7:a_to_g=;8:a_to_g=;9:a_to_g=;;'hB:a_to_g=;'hC:a_to_g=;'hD:a_to_g=;'hE:a_to_g=;'hF:a_to_g=;default:a_to_g=;////Digitselect:ancodealways@(*)an=if(aen[s]==an[s]=//always@(posedgeclkorposedgeclr)if(clr==clkdiv<=

clkdiv<=clkdiv+module//Inputsregclk;regclr;//wire[6:0]wiredp;x7seguut(//parameterTIME_PERIOD=10;#5always@(posedgeclk)initialx=0;clk=clr=//Wait100nsforglobalresettofinishNET"x[0]"LOC=NET"x[1]"LOC=NET"x[2]"LOC=NET"x[3]"LOC=NET"x[4]"LOC=NET"x[5]"LOC=NET"x[6]"LOC=NET"x[7]"LOC="T10";NET"clr"LOC="C9";NET"clk"LOC="V10";NET"a_to_g[0]"LOC="L14";NET"a_to_g[1]"LOC="N14";NET"a_to_g[2]"LOC="M14";NET"a_to_g[3]"LOC="U18";NET"a_to_g[4]"LOC="U17";NET"a_to_g[5]"LOC="T18";NET"a_to_g[6]"LOC="T17";NET"an[0]"LOC=

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論