




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、用QuartusIITimequestTimingAnalyzer進行時序分析:實例講解(一)(2012-06-21 10:25:54)轉載標簽:雜談一,概述用Altera的話來講,timequest timing analyzer是一個功能強大的,ASIC-style的時序分析工具。采用工業標準-SDC(synopsys design contraints)-的約束、分析和報告方法來驗證你的設計是否滿足時序設計的要求。在用戶的角度,從我使用TimeQuest的經驗看,它與IC設計中經常用到的比如prime time,time craft等STA軟件是比較類似的。用過prime time或ti
2、me craft的朋友是非常容易上手的。在這一系列的文章里,我將會拿一個DAC7512控制器的verilog設計作為例子,詳細講解如何使用TimeQuest進行時序設計和分析。二,TimeQuest的基本操作流程做為altera FPGA開發流程中的一個組成部分,TimeQuest執行從驗證約束到時序仿真的所有工作。Altera推薦使用下面的流程來完成TimeQuest的操作。1. 建立項目并加入相關設計文件不管做什么事情,都需要有一個目標或者說對象。我們用TimeQuest做時序分析,當然也需要一個對象,這個對象實際上就是我們的設計。所以首先是要建立一個Quartus II的項目,并把所有需
3、要的設計文件都加入到項目中去。需要注意的一點是,這里的設計文件,不僅僅包含邏輯設計相關的文件,也包含已經存在的時序約束文件,當然,需要以synopsys Design Constraints(.sdc)的格式存在的。2. 對項目進行預編譯(initial compilation) 項目建立以后,如果從來沒有對項目進行過編譯的話,就需要對項目進行預編譯。這里的預編譯是對應于全編譯(full compilation)來講的,我們可以理解為預編譯是對項目進行部分的編譯,而全編譯是對項目進行完整的編譯。做預編譯的目的是為了生成一個initial design database,然后我們可以根據這個da
4、tabase用Timequest采用交互的模式生成時序約束。實際上,對于小的設計,編譯時間并不是很長的話,完全可以不去區分預編譯和全編譯,需要編譯的時候,直接做全編譯就可以了,做全編譯的話,可以生成一個post-fit的database,完全可以給TimeQuest使用。3. 向設計中添加時序約束 在用TimeQuest做時序分析之前,必須要指定出對時序的要求,也就是我們通常所說的時序約束。這些約束包括時鐘,時序例外(timing exceptions)和輸入/輸出延時等。 默認情況下,Quartus II 軟件會給所有沒有被下約束的時鐘都設定為1GHz。沒有任何的時序例外,也就是說所有的ti
5、ming path都按1T去check。所有的輸入/輸出的延遲都按0來計算。這顯然不符合絕大多數設計的時序要求,所以有必要根據設計的特性,添加必要的時序約束。 如上所述,時序約束主要包括三類:時鐘,時序例外和輸入/輸出延遲。其中時鐘和輸入/輸出延遲可以認為是在某種程度上增強時序設計的要求。而時序例外可以認為是在某種程度上降低時序設計的要求。比如說,僅僅設定一個時鐘的頻率為100MHz的話,這個時鐘域里所有timing path都需要能工作在100MHz下。這顯然是增強了時序設計的要求。可是如果在這個時鐘域下面,有部分timing path是不需要做1T的check的,那么就可以通過添加時序例外
6、來避免對這些timing path做1T的check,即降低了時序設計的要求。 在用TimeQuest做時序分析時,如果非常熟悉設計的構架和對時序的要求,又比較熟悉sdc的相關命令,那么可以直接在sdc文件里輸入時序約束的命令。而通常情況下,可以利用TimeQuest GUI提供的設定時序約束的向導添加時序約束。不過要注意的是,用向導生成的時序約束,并不會被直接寫到sdc文件里,所以如果要保存這些時序約束,必須在TimeQuest用write sdc的命令來保存所生成的時序約束。4. 執行完整的編譯 在設定好時序約束以后,就需要對整個設計進行完整的編譯。在編譯過程中,軟件會優化設計的邏輯、布局
7、布線等來盡可能滿足所有的時序約束。 如果沒有添加時序約束,那么軟件在編譯的時候,會按照默認的時序約束對設計進行優化,對于絕大多數的設計,都會報出來時序的問題,但因為默認的時序約束與設計本身的要求在絕大多數情況下,都是不同的,所以這些時序的問題也并不是設計本身的問題,并沒有太多的參考價值,而且很多初學者也不會注意到這個問題。這樣就把設計中很多潛在的時序問題給隱藏起來了,最終帶來的可能就是系統運行的不穩定,甚至是完全不能運行。5. 驗證時序 當完成編譯以后,我們就可以用TimeQuest來驗證時序了。在時序分析的過程中,TimeQuest會分析設計中所有的timing path,計算每一條timi
8、ng path的延時,檢查每一條timing path是否滿足時序約束,最后按照positive slack或negative slack來報告時序分析的結果。其中negative slack就表示對應的timing path不滿足時序約束的要求(timing violation)。 如果遇到有不滿足時序要求的情況,則可以根據對應的時序報告分析設計,確定如何優化設計使之滿足時序約束。時序約束有任何變化的話,都需要重新編譯設計。這個反復的過程可以讓我們解決設計中的時序問題。三,DAC7512控制器 DAC7512是一個具有三線串行接口的DAC。我們基于FPGA用Verilog語言實現了一個簡單的
9、DAC7512的控制器。下面是控制器的結構圖: DAC7512控制器由三個模塊組成,PLL用來生成控制器所要的時鐘C0(25MHz)和C1(50MHz),其lock信號用來做為控制器的異步reset。da_data模塊生成要送往DAC7512的數據,其中DA_DATA為數據,DA_DATA_EN為數據有效信號,該模塊使用C0時鐘,整個屬于C0時鐘域。DAC7512模塊用于將DA_DATA轉換成符合DAC7512接口標準的串行數據并送給DAC7512,要用到C1(50MHz)和DA_SCLK(C1二分頻,25MHz)兩個時鐘。 DAC7512控制器一共有四個輸入輸出端口。CLK_IN為PLL的基
10、準時鐘,為25MHz。DA_DIN,DA_SCLK和DA_SYNC為三線串口,都為輸出端口。 由于C0,C1是由同一個PLL輸出的,DA_SCLK是由C1經二分頻得到的,三者之間是同步的,處于同一個clock group中。 DAC7512模塊的詳細設計資料可參照本博客中 “FPGA設計中DAC7512控制的Verilog實現” 的文章。不過要注意一點的是,在串行總線上,DA_DIN是在DA_SCLK的下降沿有效的。把DA_DIN設計為C1時鐘域的信號,并控制其值只在DA_SCLK為高電平的時候發生變化。這樣可以把DA_DIN與DA_SCLK之間的時序要求轉換為DA_DIN在C1時鐘域的時序要
11、求,細節我們會在下面介紹。四,用TimeQuest對DAC7512控制器進行時序分析在對某個對象下時序約束的時候,首先要能正確識別它,TimeQuest會對設計中各組成部分根據屬性進行歸類,我們在下時序約束的時候,可以通過命令查找對應類別的某個對象。 TimeQuest對設計中各組成部分的歸類主要有cells,pins,nets和ports幾種。寄存器,門電路等為cells;設計的輸入輸出端口為ports;寄存器,門電路等的輸入輸出引腳為pins;ports和pins之間的連線為nets。具體可以參照下圖(此圖出自Altera Time Quest的使用說明)。 下面我們按照本文第二部分用Ti
12、meQuest做時序分析的基本操作流程所描述的流程對DAC7512控制器進行時序分析。 建立和預編譯項目的部分相對簡單,涉及到的也只是QuartusII的一些基本操作,這里我們就不再做具體的敘述。主要介紹如何向項目中添加時序約束和如何進行時序驗證。首先建立一個名稱與項目top層名字一致的sdc文件,然后按照下面的步驟添加時序約束。1. 創建時鐘 添加時序約束的第一步就是創建時鐘。為了確保STA結果的準確性,必須定義設計中所有的時鐘,并指定時鐘所有相關參數。TimeQuest支持下面的時鐘類型:a) 基準時鐘(Base clocks)b) 虛擬時鐘(Virtual clocks)c) 多頻率時鐘
13、(Multifrequency clocks)d) 生成時鐘(Generated clocks)我們在添加時序約束的時候,首先創建時鐘的原因是后面其它的時序約束都要參考相關的時鐘的。基準時鐘: 基準時鐘是輸入到FPGA中的原始輸入時鐘。與PLLs輸出的時鐘不同,基準時鐘一般是由片外晶振產生的。定義基準時鐘的原因是其他生成時鐘和時序約束通常都以基準時鐘為參照。 很明顯,在DAC7512控制器中,CLK_IN是基準時鐘。我們用下面的命令來創建這個基準時鐘:create_clock -name CLK_IN -period 40 -waveform 0 20 get_ports CLK_IN 其中,
14、create_clock是創建時鐘的命令,后面是命令的各種選項。其中-name CLK_IN選項給出了時鐘的名字,即CLK_IN。-period 40給出了時鐘的周期,即40ns。-waveform 0 20給出了時鐘的占空比,即50/50。最后的get_ports CLK_IN 是嵌套的tcl命令,給出了CLK_IN對應的port,實際上也就是CLK_IN的輸入引腳。 在sdc文件里添加上述命令后,在quartusII里編譯設計,然后通過tools TimeQuest Time Aanlyzer命令打開TimeQuest。在TimeQuest的Tasks窗口,找到Report Clocks,
15、雙擊之,TimeQuest就會在右邊主窗口給出設計中已成功添加的時鐘信息。如下圖所示,可以看到CLK_IN,其類型為基準時鐘,周期為40ns,頻率為25MHz,targets項為CLK_IN,即表示這個時鐘是連接在CLK_IN端口上的。這說明上面create_clock的命令已經在設計中正確創建了時鐘CLK_IN。 實際上對于create_clock命令,我們可以通過quartus II的幫助系統(Syntaxcreate_clock-h | -help -long_help -add -name -period-waveform 另外,幫助系統里有很詳盡的關于該命令的描述,并且給出了各種使用
16、的范例。不僅僅是這一個命令,所有的命令都可以在幫助系統里找到。如果看到一個陌生的命令,或者不知道命令該如何使用,那么最好的辦法就是在幫助系統里查找該命令。PLL時鐘: 上面我們創建了基準時鐘。下面我們創建PLL輸出的時鐘。 在Altera的FPGA中,PLL電路是通過ALTPLL的IP庫被添加到設計中的。下圖是一個典型的ALTPLL的結構圖。 從圖上可以看到,當我們選定了基準時鐘和PLL的參數以后,PLL的輸出c0和c1的參數就隨之確定了。所以在QuartusII環境下,可以通過一個簡單的命令讓軟件自動生成PLL輸出的時鐘的時序約束。derive_pll_clocks 這個命令會自動創建PLL
17、輸出的C0和C1的相關時序約束。同樣的,在sdc文件里添加該命令,然后編譯,在TimeQuest里查看時鐘信息。如下圖所示,derive_pll_clocks在系統里添加了兩個時鐘,PLL1|altpll_component|auto_generated|pll1|clk0和PLL1|altpll_component|auto_generated|pll1|clk1。可以看出,時鐘是按“PLL層次結構+時鐘端口名字”的規則命名的。時鐘的類型為created clock,周期頻率是在PLL里設定好的。duty_cycle為50/50。Clock source為PLL1|altpll_compon
18、ent|auto_generated|pll1|inclk0,實際上就是我們之前定義的CLK_IN。 用derive_pll_clocks命令創建PLL相關的時鐘很是方便,但不好的地方就是,時鐘的命名太過復雜,我們在添加與此時鐘相關的時序約束時,就必須用這種名字很長的時鐘,容易出錯,且可讀性也差。所以建議還是采用create_generated_clock命令來創建PLL的時鐘。 create_generated_clock命令的語法如下,可以從quartusII的幫助系統里找到每個參數的詳細解釋。Syntaxcreate_generated_clock-h | -help -long_hel
19、p -add -divide_by -duty_cycle -edge_shift -edges -invert -master_clock -multiply_by -name -offset -phase -source 可以用下面的命令來創建PLL的兩個時鐘C0和C1。我們把時鐘命名為CLK25M和CLK50M,source clock為CLK_IN。create_generated_clock -name CLK25M -source CLK_IN -duty_cycle 50.000 -multiply_by 1 -master_clock CLK_IN get_pins PLL1|
20、altpll_component|auto_generated|pll1|clk0create_generated_clock -name CLK50M -source CLK_IN -duty_cycle 50.000 -multiply_by 2 -master_clock CLK_IN get_pins PLL1|altpll_component|auto_generated|pll1|clk1 用這兩個命令創建的時鐘與derive_pll_clocks命令創建的時鐘的本質是一樣的,只是給時鐘定義了不同的名字。當然我們也可以用derive_pll_clocks中對時鐘的命名方式來使用cr
21、eate_generated_clock命令。 同樣的,可以按照上面的方法,在TimeQuest里查看創建時鐘的結果,如下圖所示。 到此為止,我們創建了PLL的基準時鐘以及PLL輸出的兩個時鐘CLK25M和CLK50M。DA_SCLK時鐘: 在TimeQuest的Tasks窗口里,選擇Report Unconstrained Paths命令,TimeQuest會報告出所有需要下約束但實際并沒有約束的情況。在Report里的Unconstrained Path列表下,我們可以查看這個報告。雙擊Clock Status Summary,就可以在主窗口看到所有時鐘的情況。見下圖,很明顯,軟件辨識出D
22、AC7512模塊下的DA_SCLK為時鐘信號,但是我們并沒有對該時鐘添加約束,所以用紅色將這個時鐘顯示了出來。下一步我們就來創建這個時鐘。 DA_SCLK是用CLK50M通過二分頻電路得到的。所以其source clock為CLK50M。但是,我們在使用create_generated_clock命令創建該時鐘的時候,在-source的參數里,卻不能直接使用CLK50M,而必須使用CLK50M所對應的pin,即PLL1|altpll_component|auto_generated|pll1|clk1。 這主要是因為-source參數只支持pins,ports和registers。 DA_SC
23、LK是由CLK50M通過二分頻電路生成的,其代碼如下:reg DA_SCLK;always (posedge CLK50M or negedge RESET)beginif(RESET)DA_SCLK = 1b0;elseDA_SCLK = DA_SCLK;end 可以看到,本質上DA_SCLK為一個寄存器的輸出,所以使用get_registers命令獲取DA_SCLK。DA_SCLK是由CLK50M經二分頻電路生成的,所以-divide_by的參數應該是2。 綜上所述,用下面的命令創建DA_SCLK:create_generated_clock -name DA_SCLK -divide_b
24、y 2 -source get_pins PLL1|altpll_component|auto_generated|pll1|clk1 get_registers DAC7512:DAC7512|DA_SCLK 到此為止,DAC7512控制器中所有4個時鐘都創建好了。如下圖所示: 我們再看TimeQuest中Unconstrained Paths中clock Status Summary,就會發現,所有的時鐘都已經被添加了約束。用QuartusIITimequestTimingAnalyzer進行時序分析:實例講解(三)(2012-06-26 10:28:46)轉載標簽:雜談 上面已經把DAC
25、7512控制器中所有的時鐘都創建好了。下面我們再額外討論一下關于時鐘屬性方面的一些問題和在做時序分析時的處理方法。 對于具有單一時鐘的系統,設計和時序分析都相對簡單。但是現在很多設計都有多個甚至幾十個時鐘乃至更多的時鐘。比如說DAC7512控制器,在設計中用到的時鐘實際上是有3個,CLK25M,CLK50M和DA_SCLK。在對多時鐘設計進行時序分析的時候,我們首先要搞清楚各時鐘之間的關系。 當設計中有多個時鐘時,時鐘之間可能存在三種關系,分別是同步,異步和互斥。 如果兩個或者多個時鐘具有相同的source和固定的相位差,那么這些時鐘是同步時鐘。在DAC7512的控制器里,CLK25M,CLK
26、50M和DA_SCLK的source都是CLK_IN,所以可以認為他們三個是同步的。 如果兩個或者多個時鐘之間沒有任何關系,則稱之為異步時鐘。比如說CLKA來源于晶振A,而CLKB來源于其他系統的輸入,CLKA和CLKB就為異步時鐘。對于異步時鐘來講,兩個時鐘域的時鐘沿有可能在任意時刻出現,相互之間不會有任何關系。如果一條timing path的起始點是在CLKA,而終點在CLKB,即這條timing path跨越了CLKA和CLKB兩個時鐘域,那么STA軟件是不會對該timing path做分析的。實際上這等同于在這兩個時鐘之間設定了一條false path。 如果兩個時鐘不會相互作用,那么
27、稱這兩個時鐘為互斥的。舉個例子來講,PCIE GEN2可以工作在GEN1和GEN2兩種模式,在GEN1模式下,時鐘為125MHz,在GEN2的模式下,時鐘為250MHz,但在某一個特定時間里,時鐘只可能為125MHz或者250MHz,這兩個頻率的時鐘不會共存,相互之間也不會有相互作用。 下圖給出了時鐘的三種關系的例子。 做時序分析時,在創建好所有的時鐘后,需要定義這些時鐘之間的關系。我們可以把同步時鐘放到一個group中,然后在定義時鐘之間的關系時,可以使用group來定義。在默認情況下,TimeQuest認為設計中所有的時鐘都是同步的,并把所有的時鐘都放在同一個group里。如果設計中有異步
28、時鐘,就需要用命令把異步時鐘分組并定義出來。 在TimeQuest里,我們用set_clock_groups來定義時鐘的group。下面是命令的語法,更詳細的說明請參照quartusII的幫助系統。Syntaxset_clock_groups-h | -help -long_help -asynchronous -exclusive -group-logically_exclusive -physically_exclusive 在DAC7512控制器里,CLK25M,CLK50M和DA_SCLK三個時鐘是同步時鐘。默認情況下,它們已經被軟件放到了同一個group里,所以我們不需要對其做任何的
29、處理。 但假設CLK25M屬于一個group,而CLK50M和DA_SCLK屬于另外一個group,我們就要用set_clock_groups命令把二者設為異步時鐘,命令如下:set_clock_groups -asynchronous -group CLK25M -group CLK50M DA_SCLK 我們對比一下把CLK25M設定為CLK50M的異步時鐘前后TimeQuest對時序分析的處理情況來看這個命令的作用。下面是在添加這個命令前后TimeQuest中Report clock transfer的結果。在沒有添加這個命令前,軟件默認三個時鐘都是同步時鐘,所以會分析并報告出三個時鐘之間所
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 酒店客房培訓
- 2025合同范本:商鋪租賃合同協議書
- 2025年版權保留轉讓合同
- 護理培訓成果匯報
- 2025商業店鋪租賃合同范本2
- 2025租賃合同的擔保方式
- 2025網約車租賃服務合同
- 2025勞動合同范本標準模板
- 2025標準設備購買合同參考范本
- 2025合作伙伴合同書 企業合作伙伴合同撰寫
- 企業重組相關稅收政策培訓教學課件(38張)
- midas NFX使用指南(八)
- 肝癌的防治(大眾科普版本)-PPT課件
- 成都高新區小學數學五年級下冊半期考試數學試卷
- 職業危害防治實施管理臺賬
- 2018年人教版九年級英語單詞表
- 畢業設計U型管換熱器設計說明書
- 蘋果中國授權經銷商協議
- KGW船用起重機維護使用手冊
- 怎樣確保騎車安全-1
- 混凝土裂縫修補工程驗收記錄表
評論
0/150
提交評論