計(jì)算機(jī)組成原理題庫(kù)集_第1頁(yè)
計(jì)算機(jī)組成原理題庫(kù)集_第2頁(yè)
計(jì)算機(jī)組成原理題庫(kù)集_第3頁(yè)
計(jì)算機(jī)組成原理題庫(kù)集_第4頁(yè)
計(jì)算機(jī)組成原理題庫(kù)集_第5頁(yè)
已閱讀5頁(yè),還剩17頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、題庫(kù)題目總數(shù):293第一章單選題1、控制器、運(yùn)算器和存儲(chǔ)器合起來(lái)一般稱為():I/O部件內(nèi)存儲(chǔ)器外存儲(chǔ)器主機(jī)2、馮?諾依曼機(jī)工作方式的基本特點(diǎn)是():按地址訪問(wèn)并順序執(zhí)行指令精確結(jié)果處理存儲(chǔ)器按內(nèi)部地址訪問(wèn)自動(dòng)工作3、輸入、輸出設(shè)備以及輔助存儲(chǔ)器一般統(tǒng)稱為():I/O系統(tǒng)外圍設(shè)備外存儲(chǔ)器執(zhí)行部件4、計(jì)算機(jī)硬件能直接識(shí)別和執(zhí)行的語(yǔ)言是():高級(jí)語(yǔ)言匯編語(yǔ)言機(jī)器語(yǔ)言符號(hào)語(yǔ)言判斷題5、若某計(jì)算機(jī)字代表一條指令或指令的一部分,則稱數(shù)據(jù)字。對(duì)錯(cuò)6、若某計(jì)算機(jī)字是運(yùn)算操作的對(duì)象,即代表要處理的數(shù)據(jù),則稱指令字。對(duì)錯(cuò)7、數(shù)字計(jì)算機(jī)的特點(diǎn):數(shù)值由數(shù)字量(如二進(jìn)制位)來(lái)表示,運(yùn)算按位進(jìn)行。對(duì)錯(cuò)8、模擬計(jì)算機(jī)的特

2、點(diǎn):數(shù)值由連續(xù)量來(lái)表示,運(yùn)算過(guò)程是連續(xù)的。對(duì)錯(cuò)填空題9、系統(tǒng)軟件包括:服務(wù)程序、語(yǔ)言程序、數(shù)據(jù)庫(kù)管理系統(tǒng)。10、計(jì)算機(jī)系統(tǒng)的發(fā)展按其核心部件采用器件技術(shù)來(lái)看經(jīng)歷了五代的變化,分別是、和。11、計(jì)算機(jī)系統(tǒng)是一個(gè)由硬件和軟件組成的多級(jí)層次結(jié)構(gòu),這通常由、 、和等組成, 在每一級(jí)上都可以進(jìn)行。12、計(jì)算機(jī)的軟件一般分為和兩大部分。13、計(jì)算機(jī)的硬件基本組成包括、和五個(gè)部分。簡(jiǎn)答題14、什么是存儲(chǔ)容量?什么是單元地址?15、什么是外存?簡(jiǎn)述其功能。16、什么是內(nèi)存?簡(jiǎn)述其功能。17、指令和數(shù)據(jù)均存放在內(nèi)存中,計(jì)算機(jī)如何區(qū)分它們是指令還是數(shù)據(jù)?18、什么是適配器?簡(jiǎn)述其功能。19、什么是CPU簡(jiǎn)述其功能

3、。20、馮諾依曼體系結(jié)構(gòu)要點(diǎn)第二章單選題1、下列數(shù)中最小的數(shù)為():101001B52Q29D233H2、一個(gè)8位二進(jìn)制整數(shù),采用補(bǔ)碼表示,且由3個(gè)“1”和5個(gè)“0”組成,則其最小值是()-127-32-125-33、若某數(shù)x的真值為,在計(jì)算機(jī)中該數(shù)表示為,則該數(shù)所用的編碼方法是()碼:原補(bǔ)反移4、某數(shù)在計(jì)算機(jī)中用 8421BC加表示為0111 1000 1001 ,其真值是:789D789H1887DB5、float型數(shù)據(jù)通常用IEEE754單精度浮點(diǎn)數(shù)格式表示.若編譯器將float型變量x分配在 一個(gè)32位浮點(diǎn)寄存器FR!中,且x=,則FR1的內(nèi)容是()C1040000H C2420000

4、H C1840000H C1C20000H6、不屬于ALU的部件有()加法器或乘法器 移位器 邏輯運(yùn)算部件 指令寄存器7、處理器中的ALU采用()來(lái)實(shí)現(xiàn)時(shí)序電路 組合邏輯電路 控制電路 模擬電路8、當(dāng)且僅當(dāng)()發(fā)生時(shí),稱為浮點(diǎn)數(shù)溢出(上溢) 階碼上溢 尾數(shù)上溢 尾數(shù)與階碼同時(shí)上溢 尾數(shù)或階碼上溢9、某浮點(diǎn)數(shù)采用IEEE754單精度格式表示為 C5100000H,則該數(shù)的值是()(注:選項(xiàng)中內(nèi) 的值為上標(biāo))*210*211 *210 *21110、在C程序中,int類型的變量x的值為-1088。程序執(zhí)行時(shí),x先被存放在16位的寄存器 R1中,然后被算術(shù)右移 4位。則此時(shí)R1中的內(nèi)容以16進(jìn)制表示

5、是()FBC0H FFBCH 0FBCH 87BCH11、補(bǔ)碼表示的8位二進(jìn)制定點(diǎn)小數(shù)所能表示數(shù)值的范圍是() 12、下列數(shù)中最大的是() B125O(BCD 碼)55H13、某機(jī)字長(zhǎng)32位,其中1位符號(hào)位,31位表示尾數(shù)。若用定點(diǎn)小數(shù)表示, 則最大正小數(shù)為:+ (1 -2-32 )+ (1 -2-31)2-322-3114、若浮點(diǎn)數(shù)尾數(shù)用補(bǔ)碼表示,則判斷運(yùn)算結(jié)果是否為規(guī)格化數(shù)的方法是:階符與數(shù)符相同為規(guī)格化數(shù)階符與數(shù)符相異為規(guī)格化數(shù)數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相異為規(guī)格化數(shù)數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相同為規(guī)格化數(shù)15、算術(shù)/邏輯運(yùn)算單元74181ALU可完成:16種算術(shù)運(yùn)算功能16種邏輯運(yùn)

6、算功能16種算? 運(yùn)算功能和16種邏輯運(yùn)算功能4位乘法運(yùn)算和除法運(yùn)算功能判斷題16、ASCII碼即美國(guó)國(guó)家信息交換標(biāo)準(zhǔn)代碼。標(biāo)準(zhǔn)ASCII碼占9位二進(jìn)制位,共表示512種字符。對(duì)錯(cuò)17、引入浮點(diǎn)數(shù)的目的是在位數(shù)有限的前提下,擴(kuò)大數(shù)值表示的范圍。對(duì)錯(cuò)18、機(jī)器碼是信息在計(jì)算機(jī)中的二進(jìn)制表示形式。對(duì)錯(cuò)填空題19、設(shè)有七位二進(jìn)制信息碼 0110101 ,則低位增設(shè)偶校驗(yàn)碼后的代碼為。20、兩個(gè)BCM相加,當(dāng)結(jié)果大于9時(shí),修正的方法是將結(jié)果,并產(chǎn)生進(jìn)位輸出。21、浮點(diǎn)運(yùn)算器由和組成,它們都是運(yùn)算器。只要求能執(zhí)行運(yùn)算,而要求能進(jìn)行運(yùn)算。22、現(xiàn)代計(jì)算機(jī)的運(yùn)算器一般通過(guò)總線結(jié)構(gòu)來(lái)組織。按其總線數(shù)不同,大體

7、有、和三 種形式。23、提高加法器運(yùn)算速度的關(guān)鍵是。先行進(jìn)位的含義是。24、對(duì)階時(shí),使階向階看齊,使階的尾數(shù)向移位,每移一位,其階碼加一,直到兩數(shù) 的階碼相等為止。25、在進(jìn)行浮點(diǎn)加法運(yùn)算時(shí),需要完成為、和等步驟。26、按IEEE754規(guī)范,一個(gè)浮點(diǎn)數(shù)由、三個(gè)域組成,其中的值等于指數(shù)的加上一個(gè)固 定。27、移碼表示法主要用于表示數(shù)的階碼E,以利于比較兩個(gè)數(shù)指數(shù)的大小和操作。28、(26H或63H)異或135O的值為。29、為了提高運(yùn)算器的速度,可以采用進(jìn)位、乘除法、流水線等并行措施。30、設(shè)機(jī)器數(shù)字長(zhǎng)為8位(含1符號(hào)位),若機(jī)器數(shù)為81H(十六進(jìn)制),當(dāng)它分別代表原碼、補(bǔ)碼、反碼和移碼時(shí),等價(jià)

8、的十進(jìn)制整數(shù)分別為、和計(jì)算題31、X的補(bǔ)碼為:,用負(fù)權(quán)的概念計(jì)算 X的真值。32、已知A=2- 101 X , B=2- 100 X ,按浮點(diǎn)運(yùn)算方法計(jì)算A+B.(方括號(hào)內(nèi)是階碼)33、設(shè)浮點(diǎn)數(shù)字長(zhǎng)16位,其中階碼4位(含1位階符),尾數(shù)12位(含1位數(shù)符),將51/128轉(zhuǎn) 換成二進(jìn)制規(guī)格化浮點(diǎn)數(shù)(要求階碼采用移碼,尾數(shù)采用補(bǔ)碼,二進(jìn)制表示)。并給出此浮點(diǎn)數(shù)格式的規(guī)格數(shù)表示范圍。34、設(shè)階為5位(包才2位階符),尾數(shù)為8位(包括2位數(shù)符),階碼、尾數(shù)均用補(bǔ)碼表示,完 成下列取值的X+Y , X-Y運(yùn)算:(1) X=2-011XY=2-010X35、已知X和Y,用變形補(bǔ)碼計(jì)算 X-Y,同時(shí)指出

9、運(yùn)算結(jié)果是否溢出。(1) X= Y= (2) X=Y= (3) X= Y=36、已知X和Y,用變形補(bǔ)碼計(jì)算 X+Y,同時(shí)指出運(yùn)算結(jié)果是否溢出。(1) X= Y= (2) X=Y= (3) X= Y=37、寫出十進(jìn)制數(shù) -5的IEEE754編碼。簡(jiǎn)答題38、某加法器進(jìn)位鏈小組信號(hào)為C4C3C2C1,低位來(lái)的信號(hào)為 C0,請(qǐng)分別按下述兩種方式寫出C4c3c2c的邏輯表達(dá)式。(1)串行進(jìn)位方式(2)并行進(jìn)位方式39、什么是奇偶校驗(yàn)碼?40、簡(jiǎn)述計(jì)算機(jī)中采用二進(jìn)制代碼的優(yōu)點(diǎn)。第三章單選題1、下面說(shuō)法正確的是半導(dǎo)體RAM言息可讀可寫,且斷電后仍能保持記憶半導(dǎo)體RAM1揮發(fā)性存儲(chǔ)器,而靜態(tài)的RAM?儲(chǔ)信息

10、是非揮發(fā)性的靜態(tài)RAM動(dòng)態(tài)RAMTB屬揮發(fā)性存儲(chǔ)器,斷電后存儲(chǔ)的信息將消失ROMT用刷新,且集成度比動(dòng)態(tài) RAMS,斷電后存儲(chǔ)的信息將消失2、存儲(chǔ)單元是指:存放一個(gè)二進(jìn)制信息位的存儲(chǔ)元存放一個(gè)機(jī)器字的所有存儲(chǔ)元集合存放一個(gè)字節(jié)的所有存儲(chǔ)元集合存放兩個(gè)字節(jié)的所有存儲(chǔ)元集合3、采用虛擬存儲(chǔ)器的主要目的是提高主存儲(chǔ)器的存取速度擴(kuò)大存儲(chǔ)器空間,并能進(jìn)行自動(dòng)管理提高外存儲(chǔ)器的存取速度擴(kuò)大外存儲(chǔ)器的存儲(chǔ)空間4、某SRAMK片,存儲(chǔ)容量為64Kx 16位,該芯片的地址線和數(shù)據(jù)線數(shù)目為:64, 1616, 6464, 816, 165、計(jì)算機(jī)系統(tǒng)中的存貯器系統(tǒng)是指:RAMS貯器ROM?貯器主存貯器內(nèi)存貯器和外

11、存貯器6、交叉存儲(chǔ)器實(shí)質(zhì)上是一種()存儲(chǔ)器,它能執(zhí)行獨(dú)立的讀寫操作多模塊,并行多模塊,串行整體式,并行整體式,串行7、相聯(lián)存儲(chǔ)器是按()進(jìn)行尋址的存儲(chǔ)器地址指定方式堆棧存取方式內(nèi)容指定方式地址指定與堆棧存取方式結(jié)合8、在主存和 CPU間增力口 cache的目的是增加內(nèi)存容量提高內(nèi)存的可靠性解決CPU1內(nèi)存之間的速度匹配問(wèn)題增加內(nèi)存容量,同時(shí)加快存取速度9、存儲(chǔ)周期是指存儲(chǔ)器的讀出時(shí)間存儲(chǔ)器進(jìn)行連續(xù)讀和寫操作所允許的最短時(shí)間間隔存儲(chǔ)器的寫入時(shí)間存儲(chǔ)器進(jìn)行連續(xù)寫操作所允許的最短時(shí)間間隔判斷題10、存儲(chǔ)元存儲(chǔ)八位二進(jìn)制信息,是計(jì)算機(jī)存儲(chǔ)信息的最小單位。對(duì)錯(cuò)11、存儲(chǔ)器帶寬指單位時(shí)間里存儲(chǔ)器所存取的信

12、息量,是衡量數(shù)據(jù)傳輸?shù)闹匾笜?biāo)。常用 單位有:位/秒或字節(jié)/秒。對(duì)錯(cuò)12、Cache主要強(qiáng)調(diào)大的存儲(chǔ)容量,以滿足計(jì)算機(jī)的大容量存儲(chǔ)要求。對(duì)錯(cuò)13、外存(輔存)主要強(qiáng)調(diào)快速存取,以便使存取速度與CPU®度相匹配。對(duì)錯(cuò)14、計(jì)算機(jī)存儲(chǔ)器功能是記憶以二進(jìn)制形式表示的數(shù)據(jù)和程序。對(duì)錯(cuò)填空題15、DRAM存儲(chǔ)器的刷新一般有、和三種方式,之所以刷新是因?yàn)椤?6、虛擬存儲(chǔ)器只是一個(gè)容量非常大的存儲(chǔ)器模型,不是任何實(shí)際的存儲(chǔ)器,按照主存-外存層次的信息傳送單位不同,虛擬存儲(chǔ)器有式、式和式三類。17、虛擬存儲(chǔ)器指的是層次,它給用戶提供了一個(gè)比實(shí)際空間大得多的空間。18、主存與CACHE勺地址映射有、三

13、種方式。19、雙端口存儲(chǔ)器和多模塊交叉存儲(chǔ)器屬于存儲(chǔ)器結(jié)構(gòu),前者采用技術(shù),后者采用技術(shù)。20、CPU能直接訪問(wèn)由和,但不能直接訪問(wèn)。21、存儲(chǔ)器的技術(shù)指標(biāo)主要有、和。22、對(duì)存儲(chǔ)器的要求是,一為了解決這三方面的矛盾,計(jì)算機(jī)采用和體系結(jié)構(gòu)。 計(jì)算題23、CPU行一段程序時(shí),CACHES成存取白勺次數(shù)為5000次,主存完成存取的次數(shù)為 200次。 已知CACH的取周期為40ns,主存存取周期為160ns。分別求CACHE勺命中率H、平均訪問(wèn) 時(shí)間Ta和CACH注存系統(tǒng)的訪問(wèn)效率 e。24、已知cache/主存的效率是85%平均訪問(wèn)時(shí)間為 60ns, cache比主存快4倍,求主存的 存取周期和ca

14、che的命中率。25、設(shè)某RAMK片,其存儲(chǔ)容量為16Kx 8位,問(wèn): 1)該芯片引出線的最小數(shù)目應(yīng)該是多少? 2)存儲(chǔ)器芯片的地址范圍是多少?26、有一個(gè)16Kx 16的存儲(chǔ)器,用1KX 4的 DRAM&片(內(nèi)部結(jié)構(gòu)為64X16)構(gòu)成,設(shè)讀 /寫周期為,問(wèn):1)采用異步刷新方式,如單元刷新間隔不超過(guò) 2ms,則刷新信號(hào)周期是多少?2)如采用集中刷新方式,存儲(chǔ)器刷新一遍最少用多少讀/寫周期?死時(shí)間率多少?27、設(shè)存儲(chǔ)器容量為32M字,字長(zhǎng)64位,模塊數(shù)m=4,分別用順序方式和交叉方式進(jìn)行組織。若存儲(chǔ)周期T=200ns,數(shù)據(jù)總線寬度為64位,總線傳送周期t=50ns。問(wèn):順序存儲(chǔ)器和交

15、叉存儲(chǔ)器的平均存取時(shí)間、帶寬各是多少?28、某磁盤組共有4個(gè)記錄面,每毫米5道,每道記錄信息為12 288B ,最小磁道直徑為230 毫米,共有275道,磁盤轉(zhuǎn)速為3000轉(zhuǎn)/分。(1)最低位密度是多少?(2)數(shù)據(jù)傳輸率是多少?(3)平均等待時(shí)間是多少?29、某磁盤組有5個(gè)記錄面,每個(gè)記錄面的內(nèi)磁道直徑為22cm,外磁道直徑為33cm,最大位密度為1600bit/cm ,道密度為80道/cm,轉(zhuǎn)速為3600轉(zhuǎn)/分。(1)計(jì)算每條磁道的容量;(2)計(jì)算磁盤的數(shù)據(jù)傳輸率;(3)計(jì)算平均等待時(shí)間。簡(jiǎn)答題30、說(shuō)出至少三種加速 CPUW存儲(chǔ)器之間有效傳輸?shù)拇胧?1、存儲(chǔ)保護(hù)主要包括哪幾個(gè)方面?32、

16、計(jì)算機(jī)存儲(chǔ)系統(tǒng)分為哪幾個(gè)層次?應(yīng)用題33、主存容量為4MB虛存容量為1GB,則虛存地址和物理地址各為多少位?如頁(yè)面大小為4KB,則頁(yè)表長(zhǎng)度是多少?34、CPUM亍一段程序時(shí),cache完成存取的次數(shù)為2420次,主存完成存取的次數(shù)為 80次, 已知cache存儲(chǔ)周期為40ns,主存存儲(chǔ)周期為240ns ,求cache/主存系統(tǒng)的效率和平均訪問(wèn) 時(shí)間。35、某機(jī)器中,已知配有一個(gè)地址空間為 0000H-3FFFH的ROMZ:域。現(xiàn)在再用一個(gè) RAMK片 (8KX8)形成40Kx 16位的 RAMK域,起始地址為6000H,假定RAMK片有/CS和/WE信號(hào)控制 端。CPU的地址總線為 A15-A

17、0,數(shù)據(jù)總線為 D15-D0,控制信號(hào)為 R/W (t賣/寫),/MREQ (訪 存),要求:(1) 畫出地址譯碼方案。(2) 將R0Mtl RA弧 CPU1接。36、用16Kx 8位的DRA城片組成64Kx 32位存儲(chǔ)器,畫出該存儲(chǔ)器的組成邏輯框圖。37、某機(jī)字長(zhǎng)8位,用4K*8位的RAMK片和2K*8位的ROM&片設(shè)計(jì)一個(gè)容量為16K字的存儲(chǔ) 器,其中RAMJ高8K字,ROM低2K字,最低地址為0。(1)地址線和數(shù)據(jù)線各為多少根?(2)各種芯片的數(shù)量是多少?(3)請(qǐng)畫出存儲(chǔ)器結(jié)構(gòu)圖及與CPU的連接圖。38、下圖為某16位機(jī)的主存空間構(gòu)成示意圖,其中 RAMfe8K*16的隨機(jī)存儲(chǔ)器

18、,RO啦8K*16位的只讀存儲(chǔ)器。仔細(xì)分析該圖,并按要求答題。(1)該存儲(chǔ)器最大空間有多少?已經(jīng)構(gòu)成的空間有多少?(2)圖中構(gòu)成的地址空間分布是怎樣的?畫出地址空間分布圖。39、某8位機(jī)地址16位,用8K*8位的ROMK片和8K*8位的ram芯片組成存儲(chǔ)器,按字節(jié)編址,其中RAM勺地址為0000H5FFFH ROM勺地址為6000H9FFFH 要求:(1)畫出存儲(chǔ)器空間分布圖,并確定需要的RAM及RAM芯片數(shù)量;(2)畫出此存儲(chǔ)器組成結(jié)構(gòu)圖及與CPU的連接圖。第四章單選題1、用某個(gè)寄存器的值做操作數(shù)地址的尋址方式稱為()尋址。直接間接寄存器寄存器間接2、堆棧尋址方式中,設(shè) A為累加器,SP為堆

19、棧指示器,MSP SP所指示的棧頂單元,如 果進(jìn)棧的操作是:(A)-MSP, (SP)-1- > SP,那么出棧的操作應(yīng)為:(MSP)A, (SP)+1 -> SP(SP)+1 -> SP, (MSP) -> A(SP)-1 -> SP, (MSP) -> A(MSP)A, (SP)-1 -> SP3、變址尋址方式中,操作數(shù)的有效地址等于:基值寄存器內(nèi)容加上形式地址(位移量)堆棧指示器內(nèi)容加上形式地址(位移量)變址寄存器內(nèi)容加上形式地址(位移量)程序記數(shù)器內(nèi)容加上形式地址(位移量)4、從以下有關(guān) RISC的描述中,選擇最合適的答案。采用RISC技術(shù)后,

20、計(jì)算機(jī)的體系結(jié)構(gòu)又恢復(fù)到早期的比較簡(jiǎn)單的情況。為了實(shí)現(xiàn)兼容,新設(shè)計(jì)的 RISC?是從原來(lái)CISC系統(tǒng)的指令系統(tǒng)中挑選一部分實(shí) 現(xiàn)的。RISC的主要目標(biāo)是減少指令數(shù),提高指令執(zhí)行效率。RISC設(shè)有乘、除法指令和浮點(diǎn)運(yùn)算指令。5、指令系統(tǒng)中采用不尋址方式的目的主要是()實(shí)現(xiàn)存儲(chǔ)程序和程序控制縮短指令長(zhǎng)度,擴(kuò)大尋址空間,提高編程靈活性可以直接訪問(wèn)外存提供擴(kuò)展操作碼的可能并降低指令譯碼難度6、單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)經(jīng)常需采()堆棧尋址方式立即尋址方式隱含尋址方式間接尋址方式7、寄存器間接尋址方式中,操作數(shù)處在 ()通用寄存器堆棧主存儲(chǔ)器程序計(jì)數(shù)器8、指

21、令的尋址方式有順序和跳躍兩種,采用跳躍尋址方式,可以實(shí)現(xiàn)()堆棧尋址 程序的條件轉(zhuǎn)移 程序的無(wú)條件轉(zhuǎn)移程序的條件轉(zhuǎn)移或無(wú)條件轉(zhuǎn)移判斷題9、引入操作數(shù)尋址方式目的有:縮短指令長(zhǎng)度、擴(kuò)大尋址范圍、提高編程靈活性等。對(duì)錯(cuò)10、指令系統(tǒng)指一臺(tái)計(jì)算機(jī)中所有機(jī)器指令的集合,是表征計(jì)算機(jī)性能的重要因素。對(duì)錯(cuò)填空題11、一個(gè)較完善的指令系統(tǒng)應(yīng)包含:類指令,類指令,類指令,程序控制類指令,I/O類指令,字符串類指令,系統(tǒng)控制類指令等。12、根據(jù)操作數(shù)所在位置,指出其尋址方式(填空):(1)操作數(shù)在寄存器中,為尋址方式。(2)操作數(shù)地址在寄存器,為尋址方式。(3)操作數(shù)在指令中,為尋址方式。(4) 操作數(shù)地址(主

22、存)在指令中,為尋址方式(5)操作數(shù)的地址,為某一寄存器內(nèi)容與位移量之和可以是、尋址方式。13、指令尋址方式主要有(實(shí)現(xiàn)指令逐條順序執(zhí)行,PC+1->PC和(實(shí)現(xiàn)程序轉(zhuǎn)移)。14、從計(jì)算機(jī)指令系統(tǒng)的角度看當(dāng)前的計(jì)算機(jī)指令系統(tǒng)結(jié)構(gòu)分為兩大類:、。15、地址碼表示。以其數(shù)量為依據(jù),可以將指令分為、和等幾種。16、二地址指令中,操作數(shù)的物理位置有三種型式,分別是型、型和型。17、堆棧是一種特殊的尋址方式,它采用原理。按結(jié)構(gòu)不同分為堆棧和堆棧。18、形成操作數(shù)地址的方式,稱為方式。操作數(shù)可以放在寄存器、寄存器、和中。19、形成指令地址的方式,稱為方式,有尋址和尋址兩種。20、指令字長(zhǎng)度分為、三種

23、形式。21、指令格式是指令用和表示的結(jié)構(gòu)形式,指令格式由字段和兩字段組成。22、指令系統(tǒng)是表征一臺(tái)計(jì)算機(jī)的重要因素,它的和不僅直接影響到機(jī)器的硬件結(jié)構(gòu), 也影響到。計(jì)算題23、設(shè)某計(jì)算機(jī)數(shù)據(jù)線、地址線均是 8位,有一條相對(duì)尋址的無(wú)條彳轉(zhuǎn)移指令存于內(nèi)存的20H單元中,指令給出的位移量 D=00010101B,該指令占用2個(gè)字節(jié),試計(jì)算:1)取該指令時(shí) PC的內(nèi)容;2)該指令執(zhí)行結(jié)束時(shí) PC的內(nèi)容。簡(jiǎn)答題24、指令格式結(jié)構(gòu)如下所示,試分析指令格式及尋址方式特點(diǎn)。31 2522320419 0OPI目標(biāo)寄存器20位地址25、說(shuō)明RISC指令系統(tǒng)的主要特點(diǎn)。26、一個(gè)比較完善的指令系統(tǒng)應(yīng)該包括哪幾類指

24、令?應(yīng)用題27、一種單地址指令格式如下所示,其中 I為間接特征,X為尋址模式,D為形式地址。I, X, D組成該指令的操作數(shù)有效地址 E。設(shè)R為變址寄存器,R1為基值寄存器,PC為程序計(jì) 數(shù)器,請(qǐng)?jiān)谙卤碇械谝涣形恢锰钊脒m當(dāng)?shù)膶ぶ贩绞矫Q。第五章a單選題1、一般機(jī)器周期的時(shí)間是根據(jù)()來(lái)規(guī)定的。主存中讀取一個(gè)指令字的時(shí)間主存中讀取一個(gè)數(shù)據(jù)字的時(shí)間主存中寫入一個(gè)數(shù)據(jù)字的時(shí)間主存中讀取一個(gè)數(shù)據(jù)字的時(shí)間2、存放微程序的控制存儲(chǔ)器稱為:高速緩沖存儲(chǔ)器控制存儲(chǔ)器虛擬存儲(chǔ)器主存儲(chǔ)器3、以下敘述中正確描述的句子是:同一個(gè)CPU周期中,可以并行執(zhí)行的微操作叫相容性微操作同一個(gè)CPU周期中,可以并行執(zhí)行的微操作叫

25、相交性微操作同一個(gè)CPU周期中,可以并行執(zhí)行的微操作叫相斥性微操作同一個(gè)CPU周期中,可以并行執(zhí)行的微操作叫排他性微操作4、計(jì)算機(jī)操作的最小時(shí)間單位是:時(shí)鐘周期指令周期CPU周期微指令周期5、下列部件中不屬于控制器的是:IR操作控制器PCPSW6、同步控制是:只適用于CPU空制的方式只適用于外圍設(shè)備控制的方式由統(tǒng)一時(shí)序信號(hào)控制的方式所有指令執(zhí)行時(shí)間都相同的方式7、在CPU中跟蹤指令后繼地址的寄存器是:MARPCIRPSW判斷題8、指令流水線中主要存在三種相關(guān)沖突:資源相關(guān)、數(shù)據(jù)相關(guān)及控制相關(guān)。對(duì)錯(cuò)9、并發(fā)性指兩個(gè)或兩個(gè)以上事件在同一時(shí)間間隔內(nèi)發(fā)生。對(duì)錯(cuò)10、硬布線控制器的缺點(diǎn):增加了到控存中讀

26、取微指令的時(shí)間,執(zhí)行速度慢。對(duì)錯(cuò)11、微程序控制器的優(yōu)點(diǎn):規(guī)整性、靈活性、可維護(hù)性強(qiáng)。對(duì)錯(cuò)12、微操作是執(zhí)行部件接受微命令后所進(jìn)行的操作,是計(jì)算機(jī)硬件結(jié)構(gòu)中最基本的操作。對(duì)錯(cuò)13、微命令指控制部件通過(guò)控制線向執(zhí)行部件發(fā)出的各種控制命令,是構(gòu)成控制信號(hào)序列 的最小單位。對(duì)錯(cuò)14、時(shí)鐘周期是 CPU處理操作的最大時(shí)間單位。對(duì)錯(cuò)15、微程序控制器屬于存儲(chǔ)邏輯型,以微程序解釋執(zhí)行機(jī)器指令,采用存儲(chǔ)邏輯技術(shù)實(shí)現(xiàn)。 對(duì)錯(cuò)16、地址寄存器用于存放當(dāng)前執(zhí)行的指令碼,供進(jìn)行指令譯碼。對(duì)錯(cuò)17、程序計(jì)數(shù)器用于存放 CPU正在執(zhí)行的指令的地址。對(duì)錯(cuò)18、指令寄存器用于保存當(dāng)前CPU所要訪問(wèn)的內(nèi)存單元的地址。對(duì)錯(cuò)填空

27、題19、請(qǐng)?jiān)诶ㄌ?hào)內(nèi)填入適當(dāng)答案。 在CPU中:(1)保存當(dāng)前正在執(zhí)行的指令的寄存器是;(2)保存當(dāng)前正要執(zhí)行的指令地址的寄存器是;(3)算術(shù)邏輯運(yùn)算結(jié)果通常放在和。20、硬布線器的設(shè)計(jì)方法是:先畫出流程圖,再利用寫出綜合邏輯表達(dá)式,然后用等 器件實(shí)現(xiàn)。21、微程序控制器由、三大部分組成,其中是 ROM?儲(chǔ)器,用來(lái)存放。22、流水CPU中的主要問(wèn)題是:相關(guān)、相關(guān)和相關(guān)。23、并行處理技術(shù)主要有三種形式:并行、并行和并行。24、微程序設(shè)計(jì)技術(shù)是利用方法設(shè)計(jì)的一門技術(shù),具有規(guī)整性、 、可維護(hù)性等一系列優(yōu) 點(diǎn)°25、微指令格式中,微指令的編碼通常采用以下三種方式:、和。26、由于數(shù)據(jù)通路之間

28、的結(jié)構(gòu)關(guān)系,微操作可分為和兩種。27、在程序執(zhí)行過(guò)程中,控制器控制計(jì)算機(jī)的運(yùn)行總是處于、分析指令和的循環(huán)當(dāng)中?28、CPU從主存取出一條指令并執(zhí)行該指令的時(shí)間叫,它常用若干個(gè)來(lái)表示,而后者又包含若干個(gè)。29、CPU的四個(gè)主要功能是、和。30、 目前的CPlfe括、和 CACHE計(jì)算題31、在流水線浮點(diǎn)加法器中,假設(shè)有取指、譯碼、執(zhí)行和回寫四個(gè)過(guò)程段,每個(gè)過(guò)程段所 需要的時(shí)間分別為: T1=60ns, T2=50ns, T3=90ns, T4=80ns,試計(jì)算該加法器的加速比是 多少。簡(jiǎn)答題32、簡(jiǎn)述CPU®本功能33、簡(jiǎn)述什么是微指令?34、簡(jiǎn)述什么是微命令?35、簡(jiǎn)述什么是指令周期

29、?36、簡(jiǎn)述什么是微程序控制器?37、解釋機(jī)器指令和微指令的關(guān)系。38、計(jì)算機(jī)內(nèi)有哪兩股信息在流動(dòng)?如何區(qū)分它們?應(yīng)用題39、流水線中有三類數(shù)據(jù)相關(guān)沖突:寫后讀(RAW相關(guān);t后寫(WAR相關(guān);寫后寫(Waw相關(guān)。判斷以下三組指令各存在哪種類型的數(shù)據(jù)相關(guān)。 I1 LAD R1, A; M(A) 一R1, M (A)是存儲(chǔ)器單元I2 ADD R2 ,R1 ;(R2)+ (R1) 一 R2(2) I3 ADD R3, R4 ; ( R3) + ( R4) 一 R3I4 MUL R4 ,R5 ;(R4)X ( R5) 一 R4 I5 LAD R6, B; M( B) 一 R6, M ( B)是存儲(chǔ)器

30、單元I6 MUL R6 ,R7 ;(R6)X ( R7) 一 R640、今有4a流水線分別完成取值、指令譯碼并取數(shù)、運(yùn)算、送結(jié)果四步操作,今假設(shè)完成各步操作的時(shí)間依次為 100ns,100ns,80ns,50ns 。請(qǐng)問(wèn):(1)流水線的操作周期應(yīng)設(shè)計(jì)為多少?(2)若相鄰兩條?令發(fā)生數(shù)據(jù)相關(guān),而且在硬件上不采取措施,那么第二條指令要推遲多少時(shí)間進(jìn)行。(3)如果在硬件設(shè)計(jì)上加以改進(jìn),至少需推遲多少時(shí)間?41、已知某機(jī)采用微程序控制方式,其控制存儲(chǔ)器容量為:512X48(位 )。微程序可在整個(gè)控制存儲(chǔ)器中實(shí)現(xiàn)轉(zhuǎn)移,可控制微程序轉(zhuǎn)移的條件共4個(gè),微指令采用水平型格式,后繼微指令地址采用斷定方式。請(qǐng)問(wèn):

31、(1)微指令中的三個(gè)字段分別應(yīng)為多少位?(2)畫出圍繞這種微指令格式的微程序控制器邏輯框圖。42、某機(jī)有8條微指令I(lǐng)1-I8 ,每條微指令所包含的微命令控制信號(hào)如下表所示。43、假設(shè)某機(jī)器有80條指令,平均每條指令由4條微指令組成,其中有一條取指微指令是所有指令公用的。已知微指令長(zhǎng)度為32位,請(qǐng)估算控制存儲(chǔ)器容量。44、參見(jiàn)下圖的數(shù)據(jù)通路,畫出取數(shù)指令"LDA (R3), RO,的指令周期流程圖, 其含義是將(R3)為地址的主存單元的內(nèi)容取至寄存器R沖,標(biāo)出各微操作控制信號(hào)序列。45、參見(jiàn)下圖的數(shù)據(jù)通路。畫出存數(shù)指令"STA R1 , (R2)”的指令周期流程圖,其含義是將

32、寄存器R1的內(nèi)容傳送至(R2)為地址的主存單元中。標(biāo)出各微操作信號(hào)序列。46、設(shè)運(yùn)算器結(jié)構(gòu)如下圖所示,IR為指令寄存器,R1R混三個(gè)通用寄存器,其中任何一個(gè)都可以作為源寄存器或目標(biāo)寄存器,A和B是三選一多路開(kāi)關(guān),通路的選擇分別由ASRAS1和BSR BS1控制,S1、S2> ALU的操作性質(zhì)控制器:當(dāng) S1S2=00寸,ALU輸出B; =01時(shí) 輸出A+B; =10時(shí)輸出A-B; =11時(shí)輸出? B。另有三條機(jī)器指令:MOV(從源寄存器傳送一個(gè)數(shù)到目標(biāo)寄存器)、ADD(源寄存器內(nèi)容于目標(biāo)寄存器內(nèi)容相加后送目標(biāo)寄存器)和COM源寄存器內(nèi)容取反后送目標(biāo)寄存器)。假設(shè)控存CMKZ有16個(gè)單元,

33、且只考慮運(yùn)算器數(shù)據(jù)通路 的控制,請(qǐng)?jiān)O(shè)計(jì)微指令格式。047、流水線中有寫后讀、讀后寫和寫后寫三種數(shù)據(jù)相關(guān)沖突,試判斷下面指令存在哪種類 型的數(shù)據(jù)相關(guān)。I1 : ADD R1, R2, R3 ; R2+R3 -> R1 I2 : SUB R4, R1, R5 ; R1-R5 -> R448、 已知CPU吉構(gòu)如下圖所示,其中包括一個(gè)累加器AG 一個(gè)狀態(tài)寄存器和其他幾個(gè)寄存器。各部分之間的連線表示數(shù)據(jù)通路,箭頭表示信息傳遞方向。試完成以下工作: 寫出圖中四個(gè)寄存器 A、B、C、D的名稱和作用;簡(jiǎn)述完成指令A(yù)DD Y的數(shù)據(jù)通路(Y為存儲(chǔ)單元地址,本指令功能為(AC)+(Y) -A。j MM二

34、二主存儲(chǔ)器廠正一i r琥松疊匍用淞態(tài)寄存器;第六章a單選題1、在集中式總線仲裁中,()方式對(duì)電路故障最敏感。菊花鏈方式獨(dú)立請(qǐng)求方式分布式計(jì)數(shù)器定時(shí)查詢方式2、計(jì)算機(jī)使用總線結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,同時(shí):減少了信息傳輸量提高了信息傳輸?shù)乃俣葴p少了信息傳輸線的條數(shù)加重了 CPU的工作量3、系統(tǒng)總線中地址線的功能是:選擇主存單元地址選擇進(jìn)行信息傳輸?shù)脑O(shè)備選擇外存地址指定主存和I/O設(shè)備接口電路的地址4、采用串行接口進(jìn)行 7位ASCII碼傳送,帶有1位奇校驗(yàn)位,l位起始位和1位停止位,當(dāng)傳 輸率為9600波特時(shí),字符傳送速率為:960873.13724805、同步通信之所以比異步通信具有較高的

35、傳輸速率,是因?yàn)椋和酵ㄐ挪恍枰獞?yīng)答信號(hào)且總線長(zhǎng)度比較短同步通信用一個(gè)公共的時(shí)鐘信號(hào)進(jìn)行同步同步通信中,各部件存取時(shí)間比較接近以上各項(xiàng)因素的綜合結(jié)果6、在集中式總線仲裁中,()方式響應(yīng)時(shí)間最快。鏈?zhǔn)讲樵儶?dú)立請(qǐng)求計(jì)數(shù)器定時(shí)查詢分布7、計(jì)算機(jī)系統(tǒng)的輸入輸出接口是 ()之間的交接界面。CPU1存儲(chǔ)器存儲(chǔ)器與外圍設(shè)備主機(jī)與外圍設(shè)備CPU!系統(tǒng)總線8、在計(jì)數(shù)器定時(shí)查詢方式下,?每次計(jì)數(shù)從0開(kāi)始,則()設(shè)備號(hào)小的優(yōu)先級(jí)高設(shè)備號(hào)大的優(yōu)先級(jí)高每個(gè)設(shè)備使用總線的機(jī)會(huì)相同以上都不對(duì)9、在集中式總線仲裁中,()方式相應(yīng)最快。鏈?zhǔn)讲樵儶?dú)立請(qǐng)求計(jì)數(shù)器定時(shí)查詢不能確定10、系統(tǒng)總線是指()運(yùn)算器、控制器、寄存器之間的連接

36、部件運(yùn)算器、寄存器、主存之間的連接部件運(yùn)算器、寄存器、外圍設(shè)備之間的連接部件CPU主存、外圍設(shè)備之間的連接部件判斷題11、波特是信號(hào)傳輸速度的單位,波特率等于每秒內(nèi)線路狀態(tài)的改變次數(shù)。1200波特率即指信號(hào)能在1秒鐘內(nèi)改變1200次值。對(duì)錯(cuò)12、分時(shí)傳送即指總線復(fù)用或是共享總線的部件分時(shí)使用總線。對(duì)錯(cuò)13、實(shí)現(xiàn)高速CPU低速外設(shè)之間工作速度上的匹配和同步是計(jì)算機(jī)接口的主要功能之一。對(duì)錯(cuò)14、總線帶寬是衡量總線性能的重要指標(biāo),它定義了總線本身所能達(dá)到的最高傳輸速率(但實(shí)際帶寬會(huì)受到限制)。對(duì)錯(cuò)填空題15、在總線上,由一個(gè)主方向多個(gè)從方進(jìn)行寫操作稱為;多個(gè)從方的數(shù)據(jù)在總線上完成AND< OR

37、®作稱為。16、單處理器系統(tǒng)中的總線可以分為三類,CPU內(nèi)部連接各寄存器及運(yùn)算部件之間的總線稱為;中、低速I/O設(shè)備之間互相連接的總線稱為;同一臺(tái)計(jì)算機(jī)系統(tǒng)內(nèi)的高速功能部件之間相互連接的總線稱為。17、按照總線仲裁電路的位置不同,總線仲裁分為式仲裁和式仲裁。18、在單機(jī)系統(tǒng)中,三總線結(jié)構(gòu)的計(jì)算機(jī)的總線系統(tǒng)由、和等組成。19、 目前的CPlfe括、和 CACHE20、在一個(gè)16位的總線系統(tǒng)中,若時(shí)鐘頻率是 100MHz總線的周期為5個(gè)時(shí)鐘周期,則總線帶寬是簡(jiǎn)答題21、簡(jiǎn)述常見(jiàn)的總線仲裁方式。22、簡(jiǎn)述波特率和比特率的區(qū)別。23、簡(jiǎn)述接口的典型功能。24、簡(jiǎn)述總線特性包括哪 4個(gè)方面。應(yīng)

38、用題25、設(shè)某總線在一個(gè)總線周期中并行傳送8個(gè)字節(jié)的數(shù)據(jù),假設(shè)一個(gè)總線周期等于五個(gè)總線時(shí)鐘周期,總線時(shí)鐘頻率為 60MHz求總線帶寬等于多少?26、設(shè)在異步串行傳輸系統(tǒng)中,每秒可傳輸20個(gè)數(shù)據(jù)幀,一個(gè)數(shù)據(jù)幀包含一個(gè)起始位,7個(gè)數(shù)據(jù)位,一個(gè)奇校驗(yàn)位,一個(gè)結(jié)束位,試計(jì)算其波特率和比特率。27、某總線在一個(gè)總線周期中并行傳送8個(gè)字節(jié)的數(shù)據(jù),假設(shè)一個(gè)總線周期等于一個(gè)總線時(shí)鐘周期,總線時(shí)鐘頻率為 70MHZ,求總線帶寬是多少?28、用異步通信方式傳送字符 "A"和"8",數(shù)據(jù)有7位,偶校驗(yàn)1位。起始位1位,停止位l 位,請(qǐng)分別畫出波形圖。第七章單選題1、計(jì)算機(jī)的外

39、圍設(shè)備是指:輸入/輸出設(shè)備外存設(shè)備通信設(shè)備除主機(jī)外的其他設(shè)備2、下列外存中,屬于順序存取存儲(chǔ)器的是:U盤硬盤磁帶光盤3、顯示器的顏色數(shù)為256色,則刷新存儲(chǔ)器每個(gè)單元的字長(zhǎng)應(yīng)該為:256位8位7位16位4、CRT的顏色數(shù)為256色,則刷新存儲(chǔ)器每個(gè)單元的字長(zhǎng)應(yīng)該為:256位8位7位16位判斷題5、光盤的優(yōu)點(diǎn)是存儲(chǔ)容量較大、耐用、易保存等。對(duì)錯(cuò)6、磁盤的找道時(shí)間和等待時(shí)間是隨機(jī)的,所以一般取隨機(jī)時(shí)間。對(duì)錯(cuò)7、磁盤的存取時(shí)間包括找道時(shí)間、等待時(shí)間和讀寫時(shí)間。對(duì)錯(cuò)8、位密度是指磁道單位長(zhǎng)度上能記錄的二進(jìn)制位數(shù)。對(duì)錯(cuò)9、道密度是指沿磁盤半徑方向單位長(zhǎng)度上的磁道數(shù)。對(duì)錯(cuò)10、常見(jiàn)的打印機(jī)分為:點(diǎn)陣針式打印機(jī)、激光打印機(jī)、噴墨打印機(jī)。對(duì)錯(cuò)11、灰度級(jí)指黑白顯示器中所顯示的像素點(diǎn)的亮暗差別,在彩色顯示器中則表現(xiàn)為顏色的 不同。灰度級(jí)越高,圖像層次越清楚逼真。對(duì)錯(cuò)12、分辨率指顯示器所能表示的像素個(gè)數(shù),像素越密,分辨率越高,圖像越模糊。對(duì)錯(cuò)填空題13、顯示設(shè)備工作時(shí),為了不斷提供刷新圖像的信號(hào),必須把幀圖像信息存儲(chǔ)在存儲(chǔ) 器中。14、按讀寫性質(zhì)劃分,光盤可以分為型光盤、型光盤和型光盤三種。15、磁

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論