




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
74LS138測試開發目錄CONTENTS芯片簡介01測試規范02測試程序編寫05測試需求分析03電路圖繪制04調試06PARTONE數據手冊數據手冊1輸出高低電平電壓測試,即測量電路在特定條件下輸出管腳上的電壓值,以確定其是否滿足邏輯高電平(High)或邏輯低電平(Low)的要求。這一測試旨在驗證電路在正常工作狀態下的電平穩定性,以及在不同負載條件下的電平保持能力。PARTTWO測試需求分析測試需求分析201輸出高低電平電壓測試1.什么是輸出高低電平電壓測試
輸出高電平電壓(VOH)測試:在輸入端施加規定的電平時,使輸出端成為邏輯高電平狀態。此時,在輸出端拉出規定的電流(通常為芯片的驅動能力測試),測量被測輸出端的電壓值。該值即為VOH,表明電路輸出為高電平時的驅動能力。
輸出低電平電壓(VOL)測試:同樣在輸入端施加規定的電平時,使輸出端成為邏輯低電平狀態。此時,在輸出端灌入規定電流,測量被測輸出端的電壓值。該值即為VOL,表明電路輸出為低電平時的驅動能力。
測試需求分析301輸出高低電平電壓測試2.輸出高電平電壓測試怎么測試?
將GND引腳連接測試機地,電源引腳VCC給4.75V,VIL設定為0.8V,VIH設定為2V。根據真值表給合適的輸入條件,使得輸出引腳全部為高。輸出引腳拉0.4mA電流,測量各輸出引腳上的電壓VO,判斷VO是否大于2.7V,不在范圍內則該項測試不通過。測試需求分析401輸出高低電平電壓測試3.輸出低電平電壓測試怎么測試?
將GND引腳連接測試機地,電源引腳VCC給4.75V,VIL設定為0.8V,VIH設定為2V。通過輸入引腳電平的組合,使得輸出引腳電壓為低。輸出引腳灌4mA電流,測量各輸出引腳上的電壓VO,判斷VO是否小于0.4V,不在范圍內則該項測試不通過。測試需求分析501輸出高低電平電壓測試4.測試需求測試項目測試資源需求引腳Vcc輸入輸出引腳引腳GNDPMU測量單元輸出高電平電壓1個V/I源14個PIN通道測試機地1個PARTTHREE電路圖繪制電路圖繪制6PARTFOUR測試程序編寫測試程序編寫702輸出高電平電壓測試1.測試流程(1)
初始化測試機。(2)VCC引腳提供4.75V電壓(3)設置邏輯電平,為對應引腳提供相應電平,使輸出為高電平(4)測量輸出引腳的電壓并判斷(4)測試機復位,斷開連接。測試程序編寫82.測試程序編寫
1).測試機初始化,給VCC引腳提供4.75V電壓cy->_reset();//初始化測試機cy->MSleep_mS(5);//延時5mscy->_on_vpt(1,1,4.75);//給電源引腳4.75V電壓cy->MSleep_mS(5);//延時5ms02輸出高電平電壓測試測試程序編寫92.測試程序編寫
2).設置邏輯電平以及輸入引腳,并提供對應輸入引腳的高低電平cy->_set_logic_level(2,0.8,2.7,0.4);//設置輸入高電平2V、輸入低電平0.8V,輸出高電平2.7V、輸出低電平0.4Vcy->MSleep_mS(5);//延時5mscy->_sel_drv_pin(1,2,3,4,5,6,0);//設定輸入引腳1,2,3,4,5,6cy->MSleep_mS(5);//延時5mscy->_set_drvpin("H",4,5,0);//給4、5引腳高電平,真值表的第一行的輸入組合cy->MSleep_mS(5);//延時5ms02輸出高電平電壓測試測試程序編寫102.測試程序編寫
3).建立循環,進行加流測壓,判斷測量值for(inti=0;i<8;i++){ para.Format(_T("VOH%d"),voh_pin[i]);//通過Format函數將VOH和變量voh_pin[i]的值結合轉換成新的字符串VOHx,此時para存放的字符串是VOHx cy->_pmu_test_iv(para,voh_pin[i],2,-400,2,1,0);//第2路PMU通道給PINvoh_pin[i]連接的引腳拉0.4mA的電流,測量其引腳上的電壓,并將該值賦給參數VOHx}02輸出高電平電壓測試測試程序編寫112.測試程序編寫
4).測試機復位cy->_on_vpt(1,1,0);//給電源引腳0V電壓cy->MSleep_mS(5);//延時5mscy->_off_vpt(1);//斷開電源引腳和測試機1通道的連接cy->MSleep_mS(5);//延時5ms02輸出高電平電壓測試測試程序編寫1203輸出低電平電壓測試1.測試流程(1)
初始化測試機。(2)VCC引腳提供4.75V電壓(3)設置邏輯電平,為對應引腳提供相應電平,使輸出為低電平(4)測量輸出引腳的電壓并判斷(4)測試機復位,斷開連接。測試程序編寫132.測試程序編寫
1).測試機初始化,給VCC引腳提供4.75V電壓cy->_reset();//初始化測試機cy->MSleep_mS(5);//延時5mscy->_on_vpt(1,1,4.75);//給電源引腳4.75V電壓cy->MSleep_mS(5);//延時5ms03輸出低電平電壓測試測試程序編寫142.測試程序編寫
2).設置邏輯電平以及輸入電平,調整輸出電平cy->_set_logic_level(2,0.8,2.7,0.4);//設置輸入高電平2V、輸入低電平0.8V,輸出高電平2.7V、輸出低電平0.4Vcy->MSleep_mS(5);//延時5mscy->_sel_drv_pin(1,2,3,4,5,6,0);//設定輸入引腳1,2,3,4,5,6cy->_sel_comp_pin(7,9,10,11,12,13,14,15,0);//設定輸出引腳7,9,10,11,12,13,14,15cy->MSleep_mS(5);//延時5ms03輸出低電平電壓測試測試程序編寫152.測試程序編寫
3).根據第三行真值表配置輸入,測量輸出的低電平引腳//第三行真值表功能,15引腳輸出低電平測試cy->_set_drvpin("L",4,5,1,2,3,0);//給4、5、1、2、3引腳低電平,真值表的第三行的輸入組合cy->_set_drvpin("H",6,0);//給6引腳高電平,真值表的第三行的輸入組合cy->MSleep_mS(5);//延時5mscy->_pmu_test_iv(_T("VOL15"),15,2,4000,2,1,0);//第2路PMU通道給PIN15連接的引腳灌4mA的電流,測量其引腳上的電壓,并將該值賦給參數VOL1503輸出低電平電壓測試測試程序編寫162.測試程序編寫
4).根據第四行真值表配置輸入,測量輸出的低電平引腳//第四行真值表功能,14引腳輸出低電平測試cy->_set_drvpin("H",6,1,0);//給6、1引腳高電平,真值表的第四行的輸入組合cy->_set_drvpin("L",4,5,2,3,0);//給4、5、2、3引腳低電平,真值表的第四行的輸入組合cy->MSleep_mS(5);//延時5mscy->_pmu_test_iv(_T("VOL14"),14,2,4000,2,1,0);//第2路PMU通道給PIN14連接的引腳灌4mA的電流,測量其引腳上的電壓,并將該值賦給參數VOL1403輸出低電平電壓測試測試程序編寫172.測試程序編寫
5).根據第五行真值表配置輸入,測量輸出的低電平引腳//第五行真值表功能,13引腳輸出低電平測試cy->_set_drvpin("H",6,2,0);//給6、2引腳高電平,真值表的第五行的輸入組合cy->_set_drvpin("L",4,5,1,3,0);//給4、5、1、3引腳低電平,真值表的第五行的輸入組合cy->MSleep_mS(5);//延時5mscy->_pmu_test_iv(_T("VOL13"),13,2,4000,2,1,0);//第2路PMU通道給PIN13連接的引腳灌4mA的電流,測量其引腳上的電壓,并將該值賦給參數VOL1303輸出低電平電壓測試測試程序編寫182.測試程序編寫
6).根據第六行真值表配置輸入,測量輸出的低電平引腳//第六行真值表功能,12引腳輸出低電平測試cy->_set_drvpin("H",6,1,2,0);//給6、1、2引腳高電平,真值表的第六行的輸入組合cy->_set_drvpin("L",4,5,3,0);//給4、5、3引腳低電平,真值表的第六行的輸入組合cy->MSleep_mS(5);//延時5mscy->_pmu_test_iv(_T("VOL12"),12,2,4000,2,1,0);//第2路PMU通道給PIN12連接的引腳灌4mA的電流,測量其引腳上的電壓,并將該值賦給參數VOL1203輸出低電平電壓測試測試程序編寫192.測試程序編寫
7).根據第七行真值表配置輸入,測量輸出的低電平引腳//第七行真值表功能,11引腳輸出低電平測試cy->_set_drvpin("H",6,3,0);//給6、3引腳高電平,真值表的第七行的輸入組合cy->_set_drvpin("L",4,5,1,2,0);//給4、5、1、2引腳低電平,真值表的第七行的輸入組合cy->MSleep_mS(5);//延時5mscy->_pmu_test_iv(_T("VOL11"),11,2,4000,2,1,0);//第2路PMU通道給PIN11連接的引腳灌4mA的電流,測量其引腳上的電壓,并將該值賦給參數VOL1103輸出低電平電壓測試測試程序編寫202.測試程序編寫
8).根據第八行真值表配置輸入,測量輸出的低電平引腳//第八行真值表功能,10引腳輸出低電平測試cy->_set_drvpin("H",6,1,3,0);//給6、1、3引腳高電平真值表的第八行的輸入組合cy->_set_drvpin("L",4,5,2,0);//給4、5、2引腳低電平,真值表的第八行的輸入組合cy->MSleep_mS(5);//延時5mscy->_pmu_test_iv(_T("VOL10"),10,2,4000,2,1,0);第2路PMU通道給PIN10連接的引腳灌4mA的電流,測量其引腳上的電壓,并將該值賦給參數VOL1003輸出低電平電壓測試測試程序編寫212.測試程序編寫
9).根據第九行真值表配置輸入,測量輸出的低電平引腳//第九行真值表功能,9引腳輸出低電平測試cy->_set_drvpin("H",6,3,2,0);//給6、3、2引腳高電平,真值表的第九行的輸入組合cy->_set_drvpin("L",4,5,1,0);//給4、5、1引腳低電平,真值表的第九行的輸入組合cy->MSleep_mS(5);//延時5mscy->_pmu_test_iv(_T("VOL9"),9,2,4000,2,1,0);//第2路PMU通道給PIN9連接的引腳灌4mA的電流,測量其引腳上的電壓,并將該值賦給參數VOL903輸出低電平電壓測試測試程序編寫222.測試程序
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025-2030播種機行業市場發展分析及發展趨勢與規劃建議研究報告
- 2025-2030工業陶瓷行業市場發展分析及發展趨勢與投資研究報告
- 2025-2030寵物保健品行業市場發展分析及發展趨勢與投資管理研究報告
- 2025-2030處方藥行業市場運行分析及發展趨勢與管理策略研究報告
- 2025-2030冷鐓機產業市場深度調研及發展趨勢與投資戰略研究報告
- 2025-2030全球與中國高速數據傳輸系統行業市場發展分析及市場規模與廠商競爭格局研究報告
- 2025-2030兒科用藥行業市場發展分析及前景趨勢與投資研究報告
- 2025-2030會計服務行業市場發展分析及發展趨勢與投資戰略研究報告
- 2025-2030中藥片劑產業市場深度調研及發展趨勢與投資前景預測研究報告
- 2025-2030中國高通量篩選(HTS)行業市場發展趨勢與前景展望戰略研究報告
- 《餐飲服務常用英文表達》課件
- 城區供水設施智能化改造項目概述
- 男裝商場商品知識培訓
- 項目式學習在小學數學教學中的應用
- 鋅冶煉發展現狀及趨勢
- 彩票行業風險管理-深度研究
- 加油站的智能監控與安全保障
- 煙草證委托經營管理協議書
- 2025豬場轉讓合同范本
- 生育友好醫院建設指南2024
- 2025年度智能零售貨柜租賃與運營管理合同范本3篇
評論
0/150
提交評論